在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1794|回复: 1

done 总是低电平

[复制链接]
发表于 2008-5-29 21:43:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我在做XILINX SPARTENXC3S250E的动态配置下载功能。在对PROM编程时,DONE引脚总是低电平,CCLK一直产生1.2M的时钟。我对DONE引脚内置上拉,外部也接了2.5V的上拉,电阻值为330。但是我直接对FPGA进行编程是,却很正常,DONE引脚是高电平。不知道是什么原因,请高手指教。
 楼主| 发表于 2008-5-29 21:44:42 | 显示全部楼层
直接在FPGA上编程,DONE是高电平,CCLK是低电平。请高手指教。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-13 16:47 , Processed in 0.024364 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表