在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: howardneil2007

VHDL很简单的代码,编译报错。大虾请进,帮忙。

[复制链接]
发表于 2008-4-15 20:36:47 | 显示全部楼层
同时往没有逻辑关系的两个if里面给同一个信号赋值肯定要错撒!
这不是C语言,记住硬件!
发表于 2008-4-15 22:02:08 | 显示全部楼层
多驱动
 楼主| 发表于 2008-4-16 11:10:09 | 显示全部楼层


原帖由 国产可乐 于 2008-4-12 15:21 发表
2个IF语句综合后的硬件顺序是并发执行,没有“线与”或者“线或”关系的话就会冲突啊

第二种写法在综合后会将ENA和STOP综合为清零信号,才不会产生错误。
第一种这样写综合后就应该没问题了吧

       IF ENA= ...


------------------------------
谢谢
这位兄台的耐心解释
发表于 2008-4-17 11:28:11 | 显示全部楼层

实际上就是时钟锁存的优先级的问题吧

按照第一种写法的话,2个IF语句没有优先级的关系,都可以驱动CNT信号,那么就会产生“CNT信号不能在时钟边沿之外保存它的值”的错误。因为第二个IF 的触发是用CLK,最后综合后生成的就是一个D触发器了,而第一个IF语句和第二个IF语句没有任何的关系,它要改变D触发器所锁存的值就会与D触发器产生冲突,那么就会错误。
所以要有一个优先级的判断的IF写法就是:
IF ENA='0' THEN
   CNT <= (OTHERS=>'1');
ELSIF RISING_EDGE(CLK) THEN
    xxxxxxxxxxxxxxxxxxxxxxxxxxx

IF和ELSIF是有优先级的就不会产生冲突了。。。。。。。晕了,绕口令一样。。。不知道对不对
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-9-28 11:13 , Processed in 0.017648 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表