在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1967|回复: 2

模拟设计中的数字模块如何处理?

[复制链接]
发表于 2008-3-24 21:18:18 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如题,我现在在做一个模拟IC的设计,可是其中包含了若干个数字的模块,如分频器,计数器,请问这些部分该如何处理?

拿什么工具来做这一部分呢?
发表于 2008-3-24 22:07:04 | 显示全部楼层

re:

这个就要看这块电路的频率了如果频率很高,那就当作和模拟电路一样处理如果频率不高,可以不用太在意。一般来说,一个芯片只用一种工艺来做,这块数字电路也用和模拟一样的工艺做就可以了,用最小栅长。
如果觉得仿真中这块数字电路仿真太慢,可以考虑用verilog编写相应行为逻辑代入模拟电路中进行系统仿真,速度会快很多。
 楼主| 发表于 2008-3-24 22:28:27 | 显示全部楼层



到底是频率高不用在意还是频率低不用在意啊?




原帖由 dyjguilin 于 2008-3-24 22:07 发表
如果觉得仿真中这块数字电路仿真太慢,可以考虑用verilog编写相应行为逻辑代入模拟电路中进行系统仿真,速度会快很多。



另外您这里说的意思是用verilog来做数字的部分?那不同的工具综合后的门级网表不同也没关系吗?

PS:谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-19 04:53 , Processed in 0.046230 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表