在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 7333|回复: 11

[求助] 求助两个独立module的DFT问题

[复制链接]
发表于 2014-3-27 16:13:15 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
本人新手,求助各位大神。有两个独立的数字模块A和B,它们在版图上分别在两个位置,这需要分别独立进行DC和ICC的吧?现在希望A和B的scan chain是连在一起的,共用一个scanclock,A的scanout作为B的scanin,请问这应该怎么实现?是A和B分别作DFT,然后在版图上连线吗?它们共同的ATPG怎么生成?也就是给TetraMAX输入什么样的设计网表?谢谢各位大神啦!
发表于 2016-1-24 17:51:15 | 显示全部楼层
good info
回复 支持 反对

使用道具 举报

发表于 2014-5-15 15:54:07 | 显示全部楼层
好贴,值得学习啊
回复 支持 反对

使用道具 举报

发表于 2014-4-17 16:39:36 | 显示全部楼层
谢谢分享
回复 支持 反对

使用道具 举报

 楼主| 发表于 2014-4-17 10:53:31 | 显示全部楼层
回复 8# wh1105

谢谢您的回复,但是port引脚数量有限,希望在顶层只用一对scanin和scanout,并且已经是复用功能引脚了,请问能否A、B共同做DC,DFT,ATPG,然后将输出的门级网表A、B部分分离,分别再做ICC,最终在版图上连线?谢谢!
回复 支持 反对

使用道具 举报

发表于 2014-4-6 22:38:01 | 显示全部楼层
The easy method to use two scan chain.
The module A and B set to different scan input and scan output.
The atpg can generate pattern for each scan chain and can parallel test each chain.
回复 支持 反对

使用道具 举报

发表于 2014-4-3 15:32:10 | 显示全部楼层
set_case_analysis sca
scan下不同clock之间的path只做shift 和dc capture,不同的clock domian的 不要穿在一条短chain上,后端会做scan chain reorder啊,你跑sta如果有violation叫后端修就好, 一般hold问题比较多
回复 支持 反对

使用道具 举报

 楼主| 发表于 2014-4-3 13:38:35 | 显示全部楼层



非常感谢您的回复。在func情况下,综合会设置不同时钟间的set_false_path,而scan下,不同时钟都被测试时钟驱动,如果综合用func的sdc,这会不会导致scan下不同时钟域间的时序出现问题?另外,请问SCA是什么?麻烦您了
回复 支持 反对

使用道具 举报

发表于 2014-4-3 12:40:15 | 显示全部楼层
回复 3# snowzx


   综合当然用func的sdc,scan 复用 function的clock tree,SCA 到function的tree上 ,在sta的时候分func和scan分别加constraint。
回复 支持 反对

使用道具 举报

 楼主| 发表于 2014-4-3 11:06:32 | 显示全部楼层
自己顶下,别沉了,求指点啊
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-15 07:24 , Processed in 0.023971 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表