在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2314|回复: 4

我写的RS232没出结果怀疑是这个原理图有问题?

[复制链接]
发表于 2008-12-20 15:29:12 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我写的RS232没出结果怀疑是这个原理图有问题?
原理图是DE1的

我认为原理图中来自PC的RX与TX信号接反了吧?
Snap1.jpg
Snap2.jpg
Snap3.jpg
 楼主| 发表于 2008-12-20 16:22:15 | 显示全部楼层
刚开始我一直怀疑是自己那个模块写的不对导致没结果
后来逐渐发现问题出在硬件上
附图是用内部分频时钟的方法替代RX信号输入做的仿真波形
验证至少设计的状态逻辑应该是没问题的
下载后数码管显示55与预期一致
Snap4.jpg
 楼主| 发表于 2008-12-23 13:00:11 | 显示全部楼层
我看了一些关于串口线的定义 如果是一公一母的那种内部的RX与TX是交叉的 这样对于PC来说它是从第三管脚进去的而作为接受端则是从第二管脚输出 我手上的一公一母串口线没有一一对应那种 我是感觉时不时输出DE1硬件上设计的问题? 还是因为这样的设计是基于某种考虑? 通用的一公一母线到底应该是交叉的才对吧?
发表于 2008-12-25 23:06:50 | 显示全部楼层
你把DB9上pin2和pin3线交叉一下
发表于 2008-12-26 08:19:54 | 显示全部楼层
DB9(male)上pin2和pin3线交叉;V+电容耦合到VCC。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 15:20 , Processed in 0.023102 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表