在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 4198|回复: 14

[求助] fifo输出的data_valid控制信号,作为下游模块的输入时

[复制链接]
发表于 2022-3-13 10:32:39 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×


需要考虑跨时钟域传递的问题吗?因为data_valid是rd_clk时钟域产生的,而下游模块是工作在主时钟下(fifo读写时钟是由主时钟分频而来的)
如果考虑的话,是不是加简单的1bit同步器就可以了呢?

谢谢大家了!

 楼主| 发表于 2022-3-13 18:44:46 | 显示全部楼层


   
gerry1812 发表于 2022-3-13 15:54
如果是主时钟分频下来的,就不用再做同步了,已经是同步的了


哦哦,明白了,谢谢你
另外还想请教下,这种应该也算跨时钟域传输吧


回复 支持 反对

使用道具 举报

 楼主| 发表于 2022-3-14 15:28:40 | 显示全部楼层


   
Love24 发表于 2022-3-14 11:15
你的意思是fifo读时钟跟下游的工作时钟不是同一个时钟吗?那就直接让下游工作时钟作为fifo读时钟。 ...


感谢答复~

不是一个时钟
rd_clk:主时钟100M分频得到10M
下游工作时钟:主时钟100M

回复 支持 反对

使用道具 举报

 楼主| 发表于 2022-3-14 22:23:45 | 显示全部楼层


   
jinj198908 发表于 2022-3-14 15:30
为什么不直接用100M作为读时钟,10m信号做为读使能呢?



这样似乎也可以,当时主要图方便,读写时钟都是分频得到,然后写速率通过上级valid信号控制,rd_en恒为1,没有控制
回复 支持 反对

使用道具 举报

 楼主| 发表于 2022-3-15 10:01:27 | 显示全部楼层


   
jinj198908 发表于 2022-3-15 08:59
FPGA里面时钟数量能少则少,能用使能控制就不要用分频时钟


感谢回复!
另外就是想请教下,时钟数量能少则少,除了组合逻辑产生的时钟会带来毛刺之外,还有别的考量吗?谢谢了

回复 支持 反对

使用道具 举报

 楼主| 发表于 2022-3-20 19:52:45 | 显示全部楼层


   
mrlong 发表于 2022-3-18 11:13
同步FIFO不需要,异步的话需要对地址等做跨时钟处理,还要将普通二进制码转换成格雷码消除跨时钟数据先后翻 ...


感谢前辈!
回复 支持 反对

使用道具 举报

 楼主| 发表于 2022-3-24 09:59:03 | 显示全部楼层


   
gerry1812 发表于 2022-3-22 12:23
算跨时钟域,只是说如果同相的时钟,处理方式不用像异步那么复杂。


明白了,感谢答复~
回复 支持 反对

使用道具 举报

 楼主| 发表于 2022-3-28 10:55:08 | 显示全部楼层


   
gerry1812 发表于 2022-3-25 17:54
不客气的,总之一点:任何地方的异步处理包括FIFO的处理,千万别照本宣科,而是要根据实际自己项目需求做同 ...


明白了,感谢前辈为后学解惑、分享经验
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-10-17 02:03 , Processed in 0.020469 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表