在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7958|回复: 28

[求助] 各位前辈,请教一下SAR数字电路问题

[复制链接]
发表于 2017-1-9 21:29:02 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位前辈,请教一下SAR数字电路问题,这个SAR逻辑是通过写verilog代码来实现,还是自己利用晶体管搭成D触发器,自己搭建呢?
 楼主| 发表于 2017-1-9 21:29:57 | 显示全部楼层
前辈们来指点下
发表于 2017-1-10 08:42:43 | 显示全部楼层
用verilog写简单些
发表于 2017-1-10 11:05:39 | 显示全部楼层
回复 1# dashezhixue


   USE VERILOG MORE CONVIENT, BUT FULL CUSTOME YOU CAN SEE NODE WAVEFORM
 楼主| 发表于 2017-1-10 11:24:16 | 显示全部楼层
回复 3# mikeppq


那要想性能好还是要自己搭建啊
 楼主| 发表于 2017-1-10 11:25:04 | 显示全部楼层
回复 4# tsai2


   那自己搭建性能会更好些吧
发表于 2017-1-11 14:17:50 | 显示全部楼层
回复 6# dashezhixue


   use full full custom you need to check corner but you can see the real circuit
   use rtl code you can use digital flow to check timing

    I think high speed sar may choose digital flow for safety



   i use both two methods
 楼主| 发表于 2017-1-12 15:18:22 | 显示全部楼层
回复 7# tsai2


   谢谢前辈,我的是超低功耗的,需要整个adc功耗要达到100nW以下,这样的逻辑电路是不是最好自己搭建,电路搭好时,感觉画版图又会很费时间啊
发表于 2017-1-12 22:47:00 | 显示全部楼层
THANK YOU
发表于 2017-1-13 14:04:48 | 显示全部楼层
自己搭吧,SAR逻辑不复杂,画完基本的单元以后基本上都是复制黏贴,D触发器应该采用传输门结构的,这样有利于低功耗
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 13:36 , Processed in 0.021644 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表