在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: 胭脂盗

[原创] 《锁相环从入门到进阶到放弃》

[复制链接]
发表于 2016-11-7 15:08:11 | 显示全部楼层
回复 23# scpuke

你们团队还需要人不?
 楼主| 发表于 2016-11-7 17:28:58 | 显示全部楼层
大家好,想问一下有没有看到过分析Kvco对PLL噪声的影响关系的文章?只知道Kvco越大,会把lpf的控制电压的纹波放大,从而噪声越大,现在想找找理论分析,拜托啦
 楼主| 发表于 2016-11-16 20:12:32 | 显示全部楼层
《拉扎维如何定义鉴相器的死区》,在这篇帖子中关于鉴相器的死区讨论
发表于 2016-11-21 15:42:50 | 显示全部楼层
感觉楼主可以参考一个简单的规格,做一个出来,开始不要追求那么先进
 楼主| 发表于 2016-11-23 12:28:50 | 显示全部楼层
回复 104# semiartist

哈哈  ,并没有追求那么先进,基本结构的已经做了,只是想讨论一下
发表于 2016-11-23 15:51:50 | 显示全部楼层
没事儿,有问题大家一起来探讨。。。我们也在做一款射频频综,
发表于 2016-11-30 16:36:26 | 显示全部楼层
回复 70# 18482100828


锁相环的战友,可以加练习方式交流下?
发表于 2016-12-3 20:29:01 | 显示全部楼层
回复 107# axietiancai


   可以啊,联系方式私信你
发表于 2016-12-5 10:15:22 | 显示全部楼层
楼主加油
 楼主| 发表于 2016-12-7 20:35:35 | 显示全部楼层
自从2016.06.26在eetop上发了《锁相环从入门到进阶到放弃》的帖子至此已经约五个半月了,也就是从那个时刻开始着手进入锁相环的学习环节。当然在这五个半月中间,除去暑假回家和出差等等花去一个半月,总共在这个项目中投入了4个月,完成了第一阶段--建模,第二 阶段--电路设计,到目前为止,PFD、CP、Divider、VCO整数分频锁相环的所有基本模块的基本电路敲定,环路锁定。
        下面进入第三阶段--电路性能优化,虽然基本电路出来了,能够锁定,但是预估性能还是距离目标差很远的。所以整个第三阶段尤为重要,如果说第二阶段的电路设计更多的是学习基本知识,而第三阶段更多是注重思考,很多细节问题将暴露出来。应该说,这一阶段的任务会更加艰巨的。
         第三阶段--电路性能优化细分任务:
        1、根据目前电路的噪声做整个pll的相位噪声拟合
        2、寻找突破口,也就是找到需要优化的模块
        3、前仿tt工艺角性能达标后,进行其他工艺角仿真
        4、前仿所有工艺角达标后,进行版图设计
        5、根据后仿结果,优化电路以及版图
与第三阶段还有一些并行任务
        1、整理设计的宽带vco的内容,完成专利申请
        2、整理之前的频率合成器VerilogA建模的内容,完成一篇水文
       
        前一阶段暴露的问题
        1、本身电路中,能用到模电的知识并不是很多,其中PFD和分频器基本全是触发器,以及用数字方法设计的电路。电荷泵用了最简单的电流镜,vco最基本的交叉耦合。期间没有涉及到一个放大器的设计,所以在接下来的设计中,要刻意引用更多模拟模块,以便对模拟电路更深更全的学习。
        2、对于基础知识的学习过程中,需要更多的回归书本,而不是去找一大堆论文,以后要提醒自己寻找更合适的资料。
        3、在帖子中,曾许诺要一周一次分享与讨论学习过程中的问题,然而之后并没有做好这一点,以后要更多的整理记录学习的内容,及时在eetop上分享与讨论。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 01:08 , Processed in 0.025904 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表