在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3085|回复: 6

[求助] 在做功耗分析时,clock buffer fanout对最终结果的影响是怎样的

[复制链接]
发表于 2016-10-18 15:41:05 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本人在做一个case的rtl级和gate级别的功耗分析,结果是rtl比gate小的多,rtl用的工具是powerartist,  gate级用ptpx,在做rtl级的时候用的是系统默认的脚本,clock buffer fanout 的root,branch,leaf 分别是20,20,100。请问这样的设置是合理的吗?昨天做了一个实验,把这三个值改成12,10,8,功耗值一下就提高了30%,请问为什么会这样
 楼主| 发表于 2016-10-20 12:46:11 | 显示全部楼层
up,难道没有做功耗的坛友?
发表于 2016-10-20 16:54:56 | 显示全部楼层
clock buffer 的fanout分别是20,20,100?你这个设置也太离谱了吧?哪个系统设置?最近在用PowerArtist这个工具做功耗分析和优化。
 楼主| 发表于 2016-10-22 13:41:25 | 显示全部楼层
回复 3# bearboy


  我用的就是powerartist,这个是工具包里的default 值,算出来的功耗和PT相差甚远,所以才来求助,你一般设置的值是多少?
发表于 2016-10-24 16:02:30 | 显示全部楼层
回复 4# vermouth1988
  Root/branch/leaf的clock cell和fanout值不是随便设置的,得根据PR后的网表中实际clock buffer的fanout来设置,与工艺和频率及设计应用相关,可以咨询后端工程师得到一个大概值。
  如果对PowerArtist这个歌工具的应用感兴趣,可以私下再交流。
 楼主| 发表于 2016-10-24 16:52:03 | 显示全部楼层
回复 5# bearboy

VX: 13149237693
发表于 2017-5-18 10:41:51 | 显示全部楼层
回复 5# bearboy

请问,sdc里面的时钟同步异步对power有影响吗?即,同一个rtl通过sdc里面同步异步的设置对power的影响。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 11:11 , Processed in 0.060913 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表