在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 10078|回复: 38

[活动] 面试的时候遇到的一个题

[复制链接]
发表于 2015-12-7 19:47:48 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 fightshan 于 2015-12-9 09:41 编辑

1.jpg
这是笔试题,题目讲这是产生参考电压和电流的电路,问我输出阻抗是多少?(电路大概是这个样子,应该没错)

以前没见过这样的电路,通常见到的和用的都是基准电压通过一个运放缓冲做电压-电流转换然后电阻分压得到多个输出幅度不一样的基准电压,它这里后面用m个并联时为了减小输出阻抗直接用Vout驱动小阻抗负载吗?

另外,运放负向端没有和Vout直接连,右边的Vout能被稳定在Vref吗?原理是什么?这个电路可能也是常用的,只是我没见过,请大侠指点
发表于 2015-12-7 20:37:20 | 显示全部楼层
输出阻抗不是Vout/(m*Iref)吗
发表于 2015-12-7 20:44:18 | 显示全部楼层
利用电流镜原理啊,运放的加入就是为了让m+1条支路尽可能的匹配
发表于 2015-12-7 20:51:15 | 显示全部楼层
运放让它们更匹配,可以从小信号回路来看。主要利用的是反向端负反馈电阻的作用。
 楼主| 发表于 2015-12-7 21:22:44 | 显示全部楼层




   运放的负反馈稳定自己的那条支路自然是容易理解的  后面的m路并联时怎么被稳定?怎么样得出Vout=Vref的结论?
发表于 2015-12-7 21:55:35 | 显示全部楼层
放大器是怎么起到提高匹配性的?感觉输出电阻是Rds//[(R+Rds)/m],和运放没啥关系呀?
 楼主| 发表于 2015-12-7 21:58:09 | 显示全部楼层


放大器是怎么起到提高匹配性的?感觉输出电阻是Rds//[(R+Rds)/m],和运放没啥关系呀?
countersr 发表于 2015-12-7 21:55




   让我计算输出阻抗应该跟放大器没有关系,下面还有一个问题 我忘了是什么了
发表于 2015-12-7 22:41:49 | 显示全部楼层
这不是MTK的题么。
发表于 2015-12-7 23:05:07 | 显示全部楼层
要使vout=vref,我认为那些nmos都要工作在线性区才行,即使nmos有细微不匹配,vout变化也不大。另外运放正负输入端是不是标反了,图中的接法是正反馈
发表于 2015-12-8 02:15:14 | 显示全部楼层
画错了吧, 图中是正反馈
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-18 01:28 , Processed in 0.030139 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表