在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 8139|回复: 16

[求助] cmos器件的一些电容常识

[复制链接]
发表于 2015-9-18 13:54:31 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请问一下,对于一个cmos器件,它的内部与地之间的电容数量级一般是多少?芯片引脚驱动的电容数量级是多少?
发表于 2015-9-18 22:59:26 | 显示全部楼层
回复 1# lks369


   能不能问的具体些?
   什么样的cmos器件?digital,analog,RF?
   什么样的引脚?电源?模拟/数字输入?模拟/数字输出?单端/LVDS?
 楼主| 发表于 2015-9-23 21:02:53 | 显示全部楼层
回复 2# feynmancgz
您好,抱歉,刚刚才看到回复,这是老师课堂上布置的一个“经验性”问题,他就指点明了两个大方向,一个是cmos器件自身与地的电容通常是什么数量级的,第二个就是cmos芯片工作时它的引脚驱动下一个芯片的电容是什么数量级的(也就是芯片与芯片之间),然后应该是指模拟方面的吧,求解答
发表于 2015-9-24 02:16:26 | 显示全部楼层
回复 3# lks369


   这么泛泛的问问题。。。。。。
   不同种类的引脚的电容差别十万八千里。。。。。。
   像一般FPGA的输入引脚一般是10pF左右,模拟芯片的数字引脚也大概是这个量级
   而模拟芯片本身不同的引脚就差别很大,而且取决于应用,速度上的要求,高速的输入可能只有1pF,甚至更低
   而像Vref这种引脚又有可能达到比如50pF这样,因为会有片上的decap
   然而射频芯片的引脚那有效电容就更小了,之所以说有效电容是因为实际的电容可能还是有几百个fF这样,但内部会加电感去中和他,这样输入的等效电容可能只有十几个fF
发表于 2015-9-24 13:14:59 | 显示全部楼层
cmos器件和地之间的电容是fF数量级的,取决于管子大小,一般模拟引脚的电容大概几pF的样子,功率不大的话一般不会大于5pF~
 楼主| 发表于 2015-9-24 19:09:32 | 显示全部楼层
回复 4# feynmancgz

恩,谢谢,我仿了一个缓冲器,它最后面输出级和地之间连的电容设置的是pF的时候,输出就严重失真了,后来设置为变量扫描了一下,发现几十fF的电容就好多了,这个电容应该算是芯片引脚的电容,还是自己内部与地之间的电容啊

buffer

buffer
,我自己都晕了,求解
 楼主| 发表于 2015-9-24 19:14:12 | 显示全部楼层
回复 5# 暮若幽荷
恩,谢谢指导了,大神请问 1.png ,这个buffer的输出端接的电容是自己与地的电容还是指的是引脚的电容,我突然不敢确定了
发表于 2015-9-25 09:14:08 | 显示全部楼层
回复 7# lks369


    这种电路画在这里一般指的是其输出本身与地之间接的电容,并不是引脚电容~
 楼主| 发表于 2015-9-25 12:45:05 | 显示全部楼层
回复 8# 暮若幽荷


   恩,我仿的时候也是fF级的才不会失真跟你说的很吻合
发表于 2015-9-26 18:08:21 | 显示全部楼层
回复 6# lks369


   看起来是数字信号的驱动,这说明你buffer做小了,如果一个数字驱动连1pF都驱动不了,那你白做了。。。
   另外,芯片间还有PCB的传输线,
   你去找找FPGA的data sheet,输入引脚基本都是10pF,这还不包括package引入的寄生
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 04:48 , Processed in 0.025544 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表