在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 10750|回复: 13

[求助] Xilinx 7系列 MIG for DDR3关于BL8的疑惑

[复制链接]
发表于 2014-5-24 00:21:00 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近在实验室做一个项目,有用到Xilinx DDR3 MIG的IP核,看了7系列的官方手册UG586 ,也参考了V6的UG406。里面对于burst length=8, 4:1的app_wdf_data要在两个clk时钟沿下传送,不是很理解。我的app_wdf_data位宽是512bit,难道是一个clk上升沿传送256bit,再下一个CLk上升沿再传256bit的数据?那不就是直接让app_wdf_data(511:0)在两个时钟沿下保持不变么?可这样一来,写数据量一多,不知要落后app_addr多少个时钟周期,毕竟地址总线app_addr只在1个clk沿下变化啊。
 楼主| 发表于 2014-5-24 00:41:00 | 显示全部楼层
回复 1# 怒放的_生命

还有1个app_addr可以存放多少位宽的数据啊?
发表于 2014-5-28 17:30:51 | 显示全部楼层
回复 1# 怒放的_生命


   你用的是32个DQ的SDRAM吧,用户接口是512bit,那么在DQ上要分成8个32bit来传输,这里的8应该是对应的BL=8。
发表于 2014-8-13 22:55:59 | 显示全部楼层
紧紧把握一个原则,内外数据速率相等
发表于 2014-8-13 22:58:02 | 显示全部楼层
内部数据速率 512b * 100 = 外部数据速率64 * 400 * 2
4:1 指的是SDRAM的CK时钟速率和内部ui_clk时钟速率的比值
后边乘以2是因为DDR上下沿都传输数据
发表于 2015-8-21 16:22:51 | 显示全部楼层
能把你的UG406发给我一下吗?我例化v6的DDR,ug406是空的。谢谢597042025@qq.com
发表于 2016-5-10 21:02:40 | 显示全部楼层
回复 6# 青阳尘


   你用V6调试 DDR3调的怎么样了?
发表于 2016-6-17 11:27:53 | 显示全部楼层
同求谢谢
发表于 2016-7-26 08:43:14 | 显示全部楼层
最近在学习DDR3,方便加下QQ交流下么?872000400
发表于 2016-7-26 16:15:39 | 显示全部楼层
5楼说的对,512bit是一次写入的带宽,地址每次要加8才行。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 05:20 , Processed in 0.025166 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表