在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 13444|回复: 43

[求助] PLL中三阶环路滤波器第三阶RC如何设计

[复制链接]
发表于 2014-10-28 11:01:01 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
为了抑制参考杂散,小弟最近要将之前电路中的二阶LPF改为三阶,第三级RC参数一般如何取值呢,看刘深渊老师内个PPT上有一个rule:R3>2Rs,C3<=0.1*Rp,想请教诸位大虾,工程上一般都是如何取值的呢?
 楼主| 发表于 2014-10-28 11:11:08 | 显示全部楼层
赶时间,跪求啊
 楼主| 发表于 2014-10-28 11:14:50 | 显示全部楼层
是普通的ring_vco pll, 不是LC的
发表于 2014-10-28 11:32:35 | 显示全部楼层
ring的没必要三级LPF
 楼主| 发表于 2014-10-28 11:40:03 | 显示全部楼层
回复 4# lwjee

展频CLK是不是一般会选用三级?之前项目中做了二阶的,现在测试中展频调制不正常,跟正常项目中的频谱相比,reference  杂散比较明显
发表于 2014-10-28 11:59:14 | 显示全部楼层



在ssc 或者fractional pll中最好使用高阶loop filter,但是有时候即使使用高阶filter,也不一定能去处reference spur
这要看系统是怎么样设计的,对reference频率出的抑制是多少,这些要在项目开始的时候就计划好
 楼主| 发表于 2014-10-28 13:07:15 | 显示全部楼层
回复 6# fuyibin
在仿真上可不可以看到二阶或者三阶对reference spur抑制的差异,我对输出clodk做FFT变换,在频谱两者没有太大变化,三阶的reference spur依然很大,这个是什么原因呢 ?第三极点取得不对 ?
发表于 2014-10-28 13:33:36 | 显示全部楼层
回复 4# lwjee


   为什么呢??我正想做ring PLL的三阶LPF设计呢,那估计得停下来再多思考了
发表于 2014-10-28 13:35:34 | 显示全部楼层
花花??
发表于 2014-10-28 13:36:32 | 显示全部楼层


回复  fuyibin
在仿真上可不可以看到二阶或者三阶对reference spur抑制的差异,我对输出clodk做FFT变换, ...
尘下之尘 发表于 2014-10-28 13:07



所以我说即使用高阶filter,也有可能帮助不大
因为也许在传出特性上,在reference clk频率附近,3阶filter仅仅2阶filter多衰减2,3dB或许更少
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 22:22 , Processed in 0.027546 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表