在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: 尘下之尘

[求助] PLL中三阶环路滤波器第三阶RC如何设计

[复制链接]
发表于 2014-10-29 15:29:34 | 显示全部楼层



可以通过用multi phase来减小SDM quantization noise或者用noise compensation 来抵消SDM的noise
发表于 2014-10-29 22:11:14 | 显示全部楼层
回复 21# fuyibin


   是的,你是这样做的吗?
发表于 2014-10-29 22:23:16 | 显示全部楼层
回复 22# lwjee

是的,以前做过
发表于 2014-10-30 08:30:23 | 显示全部楼层
好多高手啊
发表于 2014-10-30 09:22:03 | 显示全部楼层
回复 22# lwjee


   那很不错
发表于 2014-11-2 11:52:18 | 显示全部楼层
回复 4# lwjee


   为什么ring VCO没必要三级LPF?
发表于 2014-11-2 16:26:41 | 显示全部楼层
ADI的工程师写的经验里三阶LPF是主流啊,等我验证下看看,JSSC上近些年也是三阶的不少
发表于 2014-11-3 10:07:33 | 显示全部楼层
回复 26# liuren91


    ring VCO的带宽比较大,不适合SDM小数分频,如果PI可以。因为带宽很大,所以LPF的两个极点频率很高,滤波效果很差。
发表于 2014-11-3 10:09:10 | 显示全部楼层
回复 27# kaallka


   The PLL with Ring VCO
发表于 2014-11-3 10:45:25 | 显示全部楼层
回复 29# lwjee


    杰哥?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-19 15:57 , Processed in 0.022909 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表