在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4596|回复: 6

[求助] 哪位大侠帮我看看pt的timing report。这个该怎么修

[复制链接]
发表于 2014-7-12 20:07:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
------------- Max Corner PrimeTime ----------------

        
****************************************
Report : timing
    -path_type full
    -delay_type max
    -max_paths 1
Design : m_core
Version: H-2012.12
Date   : Sat Jul 12 19:46:34 2014
****************************************


  Startpoint: por (input port clocked by insclk)
  Endpoint: u_spi_out/u_irq_gen/u_navscc_cnt/div_x_cnt_reg_1_
               (recovery check against rising-edge clock iclk)
  Path Group: **async_default**
  Path Type: max

  Point                                                   Incr       Path
  ------------------------------------------------------------------------------
  clock insclk (rise edge)                                 0.0        0.0
  clock network delay (ideal)                              0.0        0.0
  input external delay                                    10.0       10.0 f
  por (in)                                                 0.0 &     10.0 f
  U110/Z (BUFM2)                                           1.2 &     11.2 f
  U102/Z (BUFM2)                                           1.3 &     12.6 f
  U105/Z (INVM2)                                           1.5 &     14.0 r
  u_spi_out/IN8 (m_spi_out)                                0.0 &     14.0 r
  u_spi_out/u_irq_gen/por (f_irq_gen)                      0.0 &     14.0 r
  u_spi_out/u_irq_gen/u_navscc_cnt/por (f_navscc_cnt)      0.0 &     14.0 r
  u_spi_out/u_irq_gen/u_navscc_cnt/U37/Z (AN3M2)           1.9 &     15.9 r
  u_spi_out/u_irq_gen/u_navscc_cnt/U120/Z (BUFM2)          1.8 &     17.8 r
  u_spi_out/u_irq_gen/u_navscc_cnt/div_x_cnt_reg_1_/RB (DFQRM1)
                                                           0.0 &     17.8 r
  data arrival time                                                  17.8

  clock iclk (rise edge)                                   1.0        1.0
  clock network delay (ideal)                              0.0        1.0
  u_spi_out/u_irq_gen/u_navscc_cnt/div_x_cnt_reg_1_/CK (DFQRM1)       1.0 r
  library recovery time                                   -0.2        0.8
  data required time                                                  0.8
  ------------------------------------------------------------------------------
  data required time                                                  0.8
  data arrival time                                                 -17.8
  ------------------------------------------------------------------------------
  slack (VIOLATED)                                                  -16.9
发表于 2014-7-13 10:38:29 | 显示全部楼层
这个是个异步的clk之间的检查,首先你得确认这条路径是不是false path. 其次你的clock还是ideal的,你这个data是pr之前的?
 楼主| 发表于 2014-7-14 00:16:14 | 显示全部楼层
是pr之后的,没设false path.我需要改sdc吗?
发表于 2014-7-14 10:43:18 | 显示全部楼层
发表于 2014-7-14 11:35:13 | 显示全部楼层
直接false path,
然后问前端
发表于 2014-7-14 17:22:31 | 显示全部楼层
clock都还是ideal的你看这个报告有啥意义?
发表于 2014-7-16 22:23:17 | 显示全部楼层
sdc还是不能直接用DC的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-7 13:39 , Processed in 0.025269 second(s), 12 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表