在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2065|回复: 5

[原创] 锁相环芯片中average period 和absolute min period

[复制链接]
发表于 2014-1-13 23:11:50 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
锁相环芯片中average period 和absolute min period有何区别

PLL指标

PLL指标
发表于 2014-1-14 08:13:17 | 显示全部楼层
顾名思义
 楼主| 发表于 2014-1-14 22:27:19 | 显示全部楼层
回复 2# rong00i8


    等于没说
发表于 2014-1-15 11:59:52 | 显示全部楼层
回复 3# xianweng


    。。
测试芯片可以得到连续的周期变化值 P1 P2 P3 ...
average period = (P1+P2+P3...)/N
absolute min period = min(P1,P2,P3...)
 楼主| 发表于 2014-1-15 20:11:48 | 显示全部楼层
懂了,多谢,当局者迷呀
 楼主| 发表于 2014-1-15 20:12:57 | 显示全部楼层
回复 4# rong00i8


    懂了 ,多谢,当局者迷呀
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-23 06:51 , Processed in 0.017575 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表