在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: adelezy

[求助] Serdes TX

[复制链接]
发表于 2012-9-27 17:57:15 | 显示全部楼层




    以前做ADC的,觉得整天就在调版图,现在做transceiver,觉得系统工程师傅好牛啊,反正我看了文档还是一团乱码,只会领指标,干电路。说白了也是整天调版图,唉,咋老是版图。
发表于 2012-9-27 17:58:20 | 显示全部楼层
接口果然是高级货色啊。
 楼主| 发表于 2012-9-28 16:09:34 | 显示全部楼层
个人觉得,还是射频系统难度 >  高速借口难度
发表于 2012-10-5 06:20:25 | 显示全部楼层
回复 4# adelezy


   有些标准里有明确要求preemphasis or post, 比如 DisplayPort要求有post1 and post2, 没有pre.
发表于 2012-10-5 06:31:57 | 显示全部楼层
回复 23# wuzl423


   现在很多消费类产品都趋向无晶振RX,所以CDR设计就有了更多挑战。而且一般标准对CDR抖动跟踪能力大多有要求。
发表于 2013-3-12 15:17:42 | 显示全部楼层
回复 1# adelezy


   anodocforclearence?
发表于 2013-3-12 15:21:31 | 显示全部楼层
回复 36# wuzl423


   CDRisgrt
发表于 2013-8-31 14:48:29 | 显示全部楼层
回复 51# gadflybook


    你好,请问你是做什么产品的transceiver?
发表于 2014-1-2 09:56:44 | 显示全部楼层
wuzl大牛哪里去了呢?

酱油路过,讲讲自己粗略理解

1  s-paramter  cadence中mtline模型不是很好用,ac仿真出来结果吓尿了,文档支持也不是很详细。我是直接用matlab里面一个函数,可以直接把s-paramter转换成veriloga格式直接在candence中使用,函数名貌似xxx2va之类。

2 封装除了寄生电容还应考虑封装电感影响,电感引入的信号质量恶化是不可恢复的。
发表于 2014-1-2 15:32:05 | 显示全部楼层
眼图对于数据传输质量来说确实是一个很好的检验方式
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-6 00:34 , Processed in 0.021732 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表