在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4704|回复: 5

[求助] fpga 时钟100M以上输出时候变形问题

[复制链接]
发表于 2013-4-14 13:06:48 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
de2 115的开发板,50M时钟倍到100M的时候输出是类似三角波,高于100M的时候摆幅只有306mv,sma时钟输出有频率限制么?求助大神。
发表于 2013-4-14 14:20:41 | 显示全部楼层
阻抗要匹配。。。
 楼主| 发表于 2013-4-14 15:38:49 | 显示全部楼层
回复 2# Timme


    怎么去阻抗匹配呢,这个我不大了解呢~~~
发表于 2013-4-14 18:43:40 | 显示全部楼层
是不是本来是一个悬空的管脚,100M时钟输出到这个管脚,然后使用示波器测试?
 楼主| 发表于 2013-4-14 19:11:54 | 显示全部楼层
回复 4# Lawee


    fpga里面专门时钟输出的那个clk_out引脚,是sma接口的,然后把这个信号输出到示波器去看。
发表于 2013-4-14 22:12:52 | 显示全部楼层
示波器什么型号,带宽是多少?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-18 21:46 , Processed in 0.022908 second(s), 9 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表