在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7872|回复: 10

[求助] sigma-delta调制器的verilog实现,请教输入信号设置问题

[复制链接]
发表于 2012-12-13 21:22:43 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在matlab的simulink里面仿真sigma-delta调制器,输入信号用的是正弦信号吧?但将调制器用verilog实现后,进行仿真时testbench的输入应该怎么设置呢?输入都是数字信号0,1,为什么跟simulink中用正弦信号不同呢?
发表于 2012-12-14 17:04:51 | 显示全部楼层
你可以用离散的 sina 输入 到 simulink,这样就和 verilog 差不多了
或者在 verilog 中,用 n -bit 去量化 模拟正弦波
 楼主| 发表于 2012-12-17 09:16:01 | 显示全部楼层
回复 2# eagle654321


   可能我问题表述的不清楚,在simulink中输入信号是采样后的sin信号,跟你说的“离散的sin信号”应该是一个意思吧?而你说在verilog中将输入信号sin进行量化,可以具体的说说嘛?我理解的是,假设输入信号是n比特的,用这n比特量化sin信号,设sin信号幅度为2的n次方,对sin进行采样,将每个采样点处的幅度值表示为n比特的二进制数作为verilog仿真的输入?  如果真是这样理解,那n怎么取值呢?
发表于 2012-12-17 14:52:13 | 显示全部楼层
n 就是量化的位数,比如 16bit  vmax -> (2^15 -1) vmin  ->(2^16)
这里是有符号数,高位是符号位  
具体量化的位数是根 系统的 SNR 有关系的
SNR = SNRbase(~1.76) + 6N + SNRsigma_delta
现在 一般都是 16 18 20 24 bit
 楼主| 发表于 2012-12-17 15:17:51 | 显示全部楼层
回复 4# eagle654321


   谢谢你的耐心解答!   比如我要做一个信噪比满足8比特精度的simga-delta DAC调制器,那写verilog的时候调制器的输入就设为8比特吗?
发表于 2014-3-27 11:20:02 | 显示全部楼层
目前我也在做一个数字的sigma-delta调制器,请教楼主一些问题:调制器的系统函数的系数要怎么确定?量化器的尾数要怎么选定,然后如何量化输出结果,即量化器的前一级输出结果是什么,怎么确定?
发表于 2016-12-20 14:01:45 | 显示全部楼层
回复 6# courageheart


   您好,请问一下您有没有一些数字Sigma-Delta调制器的资料呀?
发表于 2020-4-6 10:14:00 | 显示全部楼层
有没有細的资料?
发表于 2023-7-24 16:41:08 | 显示全部楼层


courageheart 发表于 2014-3-27 11:20
目前我也在做一个数字的sigma-delta调制器,请教楼主一些问题:调制器的系统函数的系数要怎么确定?量化器 ...


想请教一下前辈,数字调制器的位宽该怎么取,比如说一个信号经过z的负一次方/(1-z的负一次方),位宽该怎么变。或者有其他什么取位宽的方式?希望前辈指点一二!


发表于 2023-8-10 22:48:27 | 显示全部楼层


啥都会 发表于 2023-7-24 16:41
想请教一下前辈,数字调制器的位宽该怎么取,比如说一个信号经过z的负一次方/(1-z的负一次方),位宽该怎 ...


您好我最近也在做这个 可以交流一下嘛
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-26 02:09 , Processed in 0.027235 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表