在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 26838|回复: 89

[求助] 一道ASIC设计笔试题,求大神

[复制链接]
发表于 2012-10-29 23:14:38 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
CLK->Q的时间为0.5ns,组合逻辑cm0cm1延时均为7ns,在不增加流水线数目(pipeline stage)的前提下,怎么修改电路,才能让CLK达到100MHZ(提示:C宽为2bit)
绘图1.jpg
发表于 2012-10-30 00:16:46 | 显示全部楼层
放置4个cm1,分别用定值00、01、10、11作为输入,在D前放置4-to-1 Mux,将cm0输出作为选择信号。
 楼主| 发表于 2012-10-30 00:23:13 | 显示全部楼层
回复 2# Timme


    这样做为了什么?优化cm1吗?
发表于 2012-10-30 00:40:17 | 显示全部楼层
回复 3# 超群天晴


将cm1的7ns替换为Mux Cell的延时
 楼主| 发表于 2012-10-30 01:12:43 | 显示全部楼层
回复 4# Timme

我懂了,因为C是2bit,所以将cm1复用的话,可以把cm1从路径中拿走,因为cm0输出一旦确定,cm1的输出就同样确定了,不需要每次都因为cm0的变换而重新输出。这个方法实在是太棒了! 绘图1.jpg
 楼主| 发表于 2012-10-30 01:13:47 | 显示全部楼层
回复 4# Timme


   谢谢你!!
发表于 2012-10-30 08:03:39 | 显示全部楼层
,不错不错~~
发表于 2012-10-30 08:37:30 | 显示全部楼层
正解,牛人哈。。。。
发表于 2012-10-30 08:59:25 | 显示全部楼层
学习学习,不是很懂
发表于 2012-10-30 09:23:14 | 显示全部楼层
我也想到了,这些其实还是要多看看资料,很多外文书籍中都有的。回复 5# 超群天晴
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 17:36 , Processed in 0.024387 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表