在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 13404|回复: 29

[讨论] 锁相环仿真

[复制链接]
发表于 2012-3-22 21:16:18 | 显示全部楼层 |阅读模式
500资产
我用spectre和hspice仿锁相环时,仿真一次到达锁定,少则需要一个星期,多则十几天、几十天的时间。
请问大家在仿锁相环时都是采用什么方法?

发表于 2012-3-22 23:17:54 | 显示全部楼层
那可能还是你的设计有问题,虽然晶体管级的锁相环仿真是需要很长时间,但不至于这么长。你前面应该做过行为级的仿真吧?
发表于 2012-3-23 00:44:40 | 显示全部楼层
用veriloga写divider部分模型会快很多
,或是用ultrasim
发表于 2012-3-23 09:48:56 | 显示全部楼层
应该不是行为级的吧.实际电路的话觉得可以用verilog或verilogA代替不太敏感的模块,只是看能不能锁定的话仿真精度可以略低一些~还有就是可以用快一点的仿真器去仿真,比如选择high-performance-simulation里面的...
 楼主| 发表于 2012-3-23 13:45:26 | 显示全部楼层
回复 4# woodkey

用verilog或veriloga代替一些模块的话怎么确保代码描述的和实际晶体管级仿真的结果一样?
发表于 2012-3-23 14:13:43 | 显示全部楼层
先得确定问题原因才能说办法。要优化时间也只能对症下药。如果是机器实在太慢,内存不足,电路规模很大,保存节点数目多,有后仿寄生,有这些问题那就升级电脑,或者换仿真器,或者行为和晶体管级混合仿真,等等。如果是电路本身问题,比如起振很慢,或者分频比太高,或者电路里有局部震荡,等等,这些你仔细看看各个节点和log,总能找到一些蛛丝马迹,这种就从电路下手,看看是不是需要先调整一下电路,或者用些仿真技巧。反正我以前仿pll前仿,大概3-5天以内吧。如果一个仿真需要几十天,我觉得这种仿不仿意义都不大。
发表于 2012-3-24 09:05:13 | 显示全部楼层
回复 5# wuhongtian


   肯定会有所差别的吧,所以我说的是“非敏感模块”
发表于 2012-3-24 11:10:16 | 显示全部楼层
Divider 还是用verilogA代替吧,加Ultrasim,应该2天差不多了
发表于 2012-3-24 12:09:59 | 显示全部楼层
我是用的verilogA做系统仿真
如果你的VCO增益取太小 settle time肯定很长
试试Kvco改大些
发表于 2012-3-24 19:34:47 | 显示全部楼层
单纯PLL前仿一般1-3tian比较合理
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-21 00:23 , Processed in 0.027511 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表