在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2466|回复: 8

[求助] Verilog 综合后与自己设计的部分相结合的问题

[复制链接]
发表于 2012-3-17 11:35:12 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
Verilog综合生成门级网表,那如果有一些电路是自己设计的,就是说不是代码生成的电路,比如说假如不用库里给出的D触发器,而全部用自己改进的D触发器,该如何实现呢?
发表于 2012-3-17 20:01:20 | 显示全部楼层
如果有时序的要求,最好的办法是照猫画虎自己做一个lib
发表于 2012-3-17 20:09:51 | 显示全部楼层
受教了
 楼主| 发表于 2012-3-17 21:13:30 | 显示全部楼层
回复 2# 陈涛


    还是不太明吧,如果有些电路不能或者不容易用代码实现,那该怎么与Verilog生成的电路结合在一起呢?是在生成的门级网表里边写呢,还是自己画那部分电路的版图,然后和自动生成的版图拼在一起?
发表于 2012-3-18 00:26:02 | 显示全部楼层
不一定需要完全用代码实现,只要做一个interface的timing就可以综合了

ni说的“有些电路不能或者不容易用代码实现”具体是指什么样的,这个没有固定的招法,但是没有做不出来的
 楼主| 发表于 2012-3-18 11:53:47 | 显示全部楼层
未命名.jpg
就这种结构,来实现下边的波形的每隔一段时间的复制。还有一种结构,叫guard gate,就是四个mos串联,上边2个pmos,下边2个nmos,p和n相连,代码也写不出来吧
                              未命名2.jpg
 楼主| 发表于 2012-3-18 14:01:14 | 显示全部楼层
回复 5# 陈涛


   
就是下边的波形是用verilog写出来的,用上面的结构生成几组相同的信号,只是每组相隔一段时间。(即图中红色的信号都由代码生成)这是图像传感器的时序控制里的,论文说用这种结构比用代码生成大量移位寄存器组省资源。那二者怎样实现对接呢?
                             
还有一种结构,叫guard gate,就是四个mos串联,上边2个pmos,下边2个nmos,p和n相连,代码也写不出来吧.
发表于 2012-3-19 13:37:14 | 显示全部楼层
如果你想DC把你手画的电路作为一个macro使用的话,你要写的是那些pin的时序关系,不是波形
如果你要DC给你综合出一个与你手画电路一样的东西出来,就另当别论了
发表于 2012-3-19 23:42:43 | 显示全部楼层
让做这个电路的人,产生一个lib(具体什么工具,没问过相关人员),你用来综合,就像memory一样,
版图的时候合在一起就可以了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-22 17:17 , Processed in 0.059964 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表