在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 28452|回复: 19

[求助] 有谁知道芯片的门数是怎么计算的?

[复制链接]
发表于 2011-9-24 12:26:23 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
介绍一款芯片的时候,总是会说此芯片有多少万门?
那么这个门数是怎么计算的?
是4个transistor算1个gate么?
发表于 2011-9-24 15:25:16 | 显示全部楼层
前端的算法是 dc report_area / nand2 面积得到

后端是instance 数量x 4倍即可,

1个gate 是可以按4个管子这么算, 但是管子数目太大了,没法算
发表于 2011-9-24 15:50:06 | 显示全部楼层
如果你是用encounter, 那么恭喜你,它可以报告出相关门数!
第一个菜单栏下,倒数第二个选项的样子,下级菜单里有一个report gates(貌似是这个),然后apply,到启动目录下寻找报告出来的文件,你可以看到所有instance或者macro的gates数量。一般第一个顶层gates数量就是你这个design的gates...
我最近刚tape out的芯片,这个数字52575098就是这么出来的...
发表于 2011-9-24 15:52:45 | 显示全部楼层
一般是把 综合出来的面/一个基本单元的面积(与非门面积) = 等效的门数,这个只能作为一个粗略的估计,不是精确值...
发表于 2011-9-24 15:57:11 | 显示全部楼层
一般是把 综合出来的面积/一个基本单元的面积(与非门面积) = 等效的门数,这个只能作为一个粗略的估计,不是精确值...
发表于 2011-9-24 16:37:43 | 显示全部楼层
回复 3# joemool


    5千万门?不算小的设计了
发表于 2011-9-24 22:39:59 | 显示全部楼层
不就是reportGateCount 命令么, 可以试下,

门都是大概估计, 不是精确的, 就是看看大概的规模 而已,

后端还是看instance数量的,
发表于 2011-9-25 18:42:46 | 显示全部楼层
逻辑单元的基本单元是nand2,高度5.04um 宽度1.98um 差不多面积10um2
发表于 2011-9-26 12:08:30 | 显示全部楼层
以前比较确切地定义是4个transistor为一个gate,
计算整个设计的gate count时,应该先算出(所有standard cell的总面积),再除以(4个transistor的面积)。注意,各种RAM,PLL,ADC,DAC等macro不能算在总面积里

现在人们为了简单,就把一倍驱动能力的,2输入的nand cell的面积认为一个gate的面积,一个nand cell与4个transistor的面积是有一点差别的,但是你一般不容易搞到准确的4个transistor的面积

所以现在的standard cell的gate count就变成(所有standard cell的总面积),再除以(一倍驱动能力的,2输入的nand cell的面积)

前后端都应该用这个算法
发表于 2011-9-26 22:23:53 | 显示全部楼层
什么东西5000w门啊。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-27 05:14 , Processed in 0.029031 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表