在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2687|回复: 3

[求助] 关于WLM的一些疑问

[复制链接]
发表于 2011-8-17 15:44:34 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
刚做了一道面试题


Explain the pros and cons of performing synthesis with wireload models versus
zero wireload models?


个人不太了解:

但根据我自己的理解做了一个答案:

个人认为WLM有利于及时发现设计的时序violation,可以在综合后建立比较准确的sdf文件。但WLM只是基于经验,还必须依靠后端的参数提取来验证。综合时候利用WLM,必然会有更多的约束,不利于芯片性能。ZWLM有更多的灵活性。



希望各位大大指点一二

发表于 2011-8-17 20:21:27 | 显示全部楼层
我的理解是:当芯片规模较大时,线负载是不可忽略的。
两个相连的元件,离得很近,还是分布在芯片的两个角落,负载是不同的。
如果在综合时使用零线负载,综合时DC会按最小线负载去计算,选择的
器件驱动能力会偏弱,layout时可能会左右为难。加入了线负载模型,
合成时就能更好地选择器件,有利于layout。
有什么cons不清楚,请高手指点。貌似现在合成都要加wireload model的吧……
lz说的有利于及时发现设计的时序violation感觉关系不大吧……
 楼主| 发表于 2011-8-18 17:10:49 | 显示全部楼层
回复 2# orlye


    呵呵,,我也是没见过用ZWLM啊。。具体为啥也不太清楚
发表于 2012-4-17 11:57:07 | 显示全部楼层
看到书上说在逻辑综合结束时,应产生用ZWLM做的延迟分析报告,从而验证当前使用的、刚综合出来的网表是否有较好的时序。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 10:17 , Processed in 0.016423 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表