在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4726|回复: 2

[原创] altera DDR2 IP 仿真问题

[复制链接]
发表于 2011-8-2 19:24:04 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我用NC-verilog 对QUARTUS2 生产的DDR2 ip 仿真。
把altera_mf.v,220model.v,sgate.v,cyclone3_atoms.v,altera_primitives.v等
仿真文件都加进去了,但是仿真还是报错:
ncvlog: *E,NOBIND: cannot find binding for instance 'seq_inst::ddr2_altera_phy_alt_mem_phy_seq' in unit worklib.ddr2_altera_phy_alt_mem_phy_seq_wrapper:v.
ncvlog: *E,NOBIND: cannot find binding for instance 'auk_ddr_hp_controller_inst::auk_ddr_hp_controller' in unit worklib.ddr2_altera_auk_ddr_hp_controller_wrapper:v.

后来查找文档,说需要加上altera_lnsim.v和altera_europa_support_lib.v
根据路径又没有这两个文件 不知道是怎么回事?
请大家来看看
发表于 2011-8-3 09:44:09 | 显示全部楼层
是不是那两个VHD的源文件有加密,你要用vo文件替代啊?!
 楼主| 发表于 2011-8-3 13:40:02 | 显示全部楼层
回复 2# asyou


    谢谢!昨天把问题找到了,用.VO代替了。
  请问你用syplify综合过没呢,不知道综合的时候需要怎么include 文件
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-27 18:47 , Processed in 0.028058 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表