在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 4563|回复: 6

sub-ADC中比较器的精度问题

[复制链接]
发表于 2009-3-30 18:42:08 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
我对用于sub-ADC中的比较器的精度没有搞清楚。请懂的蝈蝈为我解惑啊。比如我的整个ADC的bits为10,第一级为3.5bit,第二级为2.5bit,那么第一级的比较器要达到的精度是多少mV,第二级的要有多少mV啊?有没有什么公式啊?请高手指教啊?

可能我没有说清楚,比如如上所述,我的第一级有14个判决电平。比如其中有个比较器的判决电平理论上就为0.1875Vref,那么在实际中这个判决电平能偏离理想值多少?

[ 本帖最后由 gtshfd 于 2009-3-31 09:52 编辑 ]
发表于 2009-3-30 22:38:24 | 显示全部楼层
for example, 2.5bit has 6 threshold point,the accuracy is vref/2^3, I think.
回复 支持 反对

使用道具 举报

 楼主| 发表于 2009-3-31 09:45:59 | 显示全部楼层
但是直觉上,第一级应该不是这样算的,假如这样的话,那么高精度就不是什么难题了,级联N个就行了。
回复 支持 反对

使用道具 举报

发表于 2009-3-31 11:57:48 | 显示全部楼层



本来就是这样啊,但是如果你第一级的bit很多的话,comp的要求就会变高了,而且,feedback factor 会减小,导致运放需要
更大的带宽,这样又导致功耗上升。

及联N级,虽然可以做到N-bit resolution,但是mismatch会使得DNL/INL达不到N-bit linearity。所以,事情不是那么简单的。
回复 支持 1 反对 0

使用道具 举报

发表于 2009-3-31 15:05:01 | 显示全部楼层

支持楼主

支持楼主
回复 支持 反对

使用道具 举报

发表于 2009-3-31 16:19:22 | 显示全部楼层
you know for pipeline design ,the key point is opamp,switch even voltage reference design.For comp,just deside by you VFS and how many bit every stage you use.
回复 支持 反对

使用道具 举报

发表于 2013-2-14 15:45:56 | 显示全部楼层
Yes, the resolution of comparator is decided  by the bits of every stage.
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X 关闭广告

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-10-21 11:59 , Processed in 0.017083 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表