在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2165|回复: 1

[讨论] PipelineADC中的采保时序

[复制链接]
发表于 2012-6-22 18:14:02 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
PipelineADC的时序是后一级的采样时钟和前一级的保持时钟基本一致,只是后一级采样时钟下降沿(也就是完成采样)比前一级的保持时钟的下降沿(保持开关关断,准备进入采样)要早一些(下极板采样)。但是我有个疑问,原理图仿真时可以保证这个时序,但是画完版图后,如果后一级的采样时钟比前一级的保持时钟的延迟大一些,那么前一级保持开关先关断后,后一级才完成采样,那么这样时序岂不是乱了,后一级的采样结果岂不是错了。请教大家,这个问题该怎样解决,画版图的时候该注意些什么,是不是要有意地增大前一级保持时钟的延迟?不胜感激!
发表于 2012-6-24 21:34:57 | 显示全部楼层
这个要看你的时序是分布式的还是在一个模块产生以后引到每一级的开关上,其实无论你用的什么方式最后在版图画完以后都是要仔细做好后仿的,工艺角都要过。时钟的走线也有很多的考虑的,比如树状走线,算一下rc寄生的上限。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 13:15 , Processed in 0.017773 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表