在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 454|回复: 1

[求助] fractional N PLL功能改善

[复制链接]
发表于 2025-9-10 22:56:31 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
各位前輩好

我正在做輸入24MHz 輸出402~405MHz的fractional N PLL,預計藉由控制DSM的方式產生384MHz與408MHz(16/17倍)做平均獲得目標頻率,但是我發現DSM切換時Vctrl無法快速到達目標電壓,導致無論DSM輸入選擇期望的頻率多少,都是396MHz(384與408平均),下圖為Vctrl行為,發現穩定後做一個類似sin波的行為,我認為可能是因為這個原因造成問題 ,想請教各位該如何解決,謝謝
螢幕擷取畫面 2025-09-10 225442.png
发表于 2025-9-11 16:04:04 | 显示全部楼层
1.请检查PLL输出频谱,观察是否如你所说无论DSM输入多少,都是396MHz。
2.你说的类似sin波的行为应当是DSM的输出周期性导致,不会是问题的原因。
3.请检查受DSM控制的分频器的平均分频比是否如你所期望的,如果不符合,请检查DSM输出以及分频器是否正确分频。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-10-2 21:34 , Processed in 0.012869 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表