在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 509|回复: 7

[求助] 折叠共源共栅增益,小信号电流泄露

[复制链接]
发表于 5 天前 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 虎瘦雄心 于 2025-6-25 10:42 编辑

我在仿真折叠共源共栅时发现,这种结构在交流仿真时有小信号电流通过M4的衬底,也就是B端,流到地上,导致实际仿真的增益比理论增益大大降低,第二种结构就会好很多,个人猜测是因为第一种结构输出处的电压太大所致,有大佬遇到过这种情况吗


1.png
发表于 5 天前 | 显示全部楼层
漏致势垒降低效应
发表于 5 天前 | 显示全部楼层
输出点的管子VDS太大了吧,这应该和结构没关系呀,如果是仿真增益用闭环来仿,那你输出电压是一定的
 楼主| 发表于 4 天前 | 显示全部楼层


Riching 发表于 2025-6-25 14:18
输出点的管子VDS太大了吧,这应该和结构没关系呀,如果是仿真增益用闭环来仿,那你输出电压是一定的 ...


我猜测就是输出点的电压太大了,因为第二种结构输出电压低嘛,搞不懂为什么小信号电流会泄露那么多。
发表于 4 天前 | 显示全部楼层


虎瘦雄心 发表于 2025-6-26 17:11
我猜测就是输出点的电压太大了,因为第二种结构输出电压低嘛,搞不懂为什么小信号电流会泄露那么多。
...


接成单位增益的话,输出电压和输入共模一样啊,为啥会第二种结构输出电压低。原因可以参照我这个帖子,之前我也遇到类似的问题 https://bbs.eetop.cn/thread-980268-2-1.html
发表于 4 天前 | 显示全部楼层


Riching 发表于 2025-6-26 17:32
接成单位增益的话,输出电压和输入共模一样啊,为啥会第二种结构输出电压低。原因可以参照我这个帖子,之 ...


像前面人说的漏致势垒降低效应,格雷书有具体解释
发表于 4 天前 | 显示全部楼层


虎瘦雄心 发表于 2025-6-26 17:11
我猜测就是输出点的电压太大了,因为第二种结构输出电压低嘛,搞不懂为什么小信号电流会泄露那么多。
...


就像Riching说的,你接成闭环,VOUT一样的情况下,还是会泄露吗?
 楼主| 发表于 3 天前 | 显示全部楼层


sheji21 发表于 2025-6-26 17:39
就像Riching说的,你接成闭环,VOUT一样的情况下,还是会泄露吗?


接成闭环不会

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-30 07:40 , Processed in 0.020521 second(s), 8 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表