在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖

[求助] PLL

[复制链接]
发表于 前天 10:04 | 显示全部楼层


骑着小猪看夕阳 发表于 2025-4-28 17:46
请问您,如果时间足够长后就算能够锁定,是不是也说明环路参数或者哪有问题呢?
...


如果时间长能够锁定,那说明环路参数是正常的,时间长主要还是相位关系,有的pll的设计里面会对锁定的初始相位关系进行处理,来避免这种情况的发生。
发表于 前天 11:00 | 显示全部楼层
可否分享一下VCO架构
另外CP的什么问题导致最后失锁,是CP电流有抖动吗?猜测你的CPPLL应该有一些额外的快速锁定的功能。
发表于 昨天 09:39 | 显示全部楼层
大概率是CP电流没有建立完毕
 楼主| 发表于 昨天 20:01 | 显示全部楼层


jeromescx 发表于 2025-5-3 21:02
我看论文里很少用cppll做这么高频


是的,其实我做的是一个SSPLL,CPPLL只是其中一部分
 楼主| 发表于 昨天 20:02 | 显示全部楼层


www_analog 发表于 2025-5-1 20:30
请教一下电荷泵什么问题会导致这样


我个人认为是时钟馈通太大了,因为我当时为了电流匹配良好把开关管设得很大
 楼主| 发表于 昨天 20:04 | 显示全部楼层


冲冲冲cc 发表于 2025-5-6 11:00
可否分享一下VCO架构
另外CP的什么问题导致最后失锁,是CP电流有抖动吗?猜测你的CPPLL应该有一些额外的快 ...


VCO就是传统的classF23 VCO加了一点小改动,

CP我个人认为是时钟馈通太大了
你猜测得很对,这个CPPLL只是用来辅助锁频的,我实际做的是一个SSPLL
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-8 04:01 , Processed in 0.019831 second(s), 6 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表