在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
楼主: 神采-飞扬

[求助] LVDS输出阻抗要求40欧-140欧的原理和根据

[复制链接]
 楼主| 发表于 2025-4-21 16:19:22 | 显示全部楼层


   
onlyzjj 发表于 2025-4-21 16:05
我不是大佬,之前做过一款TIA-EIA-644-A-2001标准的LVDS。后来公司也把你的spec给我看,评估了一下现有的 ...


那这个阻抗是个问题,后续是怎么解决的呢?换了结构满足了还是一直就没管呢?
回复 支持 反对

使用道具 举报

发表于 2025-4-22 11:02:59 | 显示全部楼层


   
神采-飞扬 发表于 2025-4-21 16:19
那这个阻抗是个问题,后续是怎么解决的呢?换了结构满足了还是一直就没管呢?
...


后来就没有做这个LVDS,因为买其他IP送了一个LVDS,这种PHY不值钱
回复 支持 反对

使用道具 举报

发表于 2025-4-22 20:26:14 | 显示全部楼层
谢谢分享
回复 支持 反对

使用道具 举报

发表于 2025-4-30 13:58:43 | 显示全部楼层


   
神采-飞扬 发表于 2025-4-21 09:57
我仿真发现,基本都是在400mV左一点,差不了很多,电源电压如果是低压的话,这个值会小于400mV多一些,像 ...


一般是把实际负载带上,跑一下信号完整性,看看是不是符合要求,另外,最好做出多档幅度可调;话说真正要把输出阻抗固定在100欧姆也挺难的,功耗得加倍
回复 支持 反对

使用道具 举报

发表于 2025-9-11 12:24:39 | 显示全部楼层
请问LVDS设计时候怎么考虑片内与传输线的阻抗匹配呢
回复 支持 反对

使用道具 举报

发表于 2025-11-3 10:27:35 | 显示全部楼层
小哥,这个输出阻抗问题后来解决了吗,,,电流模的lvds输出阻抗就是高阻啊,怎么保证40-140呢
回复 支持 反对

使用道具 举报

发表于 2025-11-6 09:57:55 | 显示全部楼层
对于电流模的LVDS driver , 我也有这个疑问。

1. 对于差模信号, 由于是电流模的driver , 输出阻抗一定是高阻的, 这个在LVDS 里面实际通信是否有影响? 我看很多人都是这么做的,是不是driver 的阻抗很高也没啥? 这里我的一个猜测是, LVDS 信号,在RX 端一定是有短接电阻的(没有端接电阻肯定是不行的), 这里是不是默认大部分能量已经不会从RX 放射回来了? 由于LVDS 在Gbps 左右, 速率也不算很高,是不是TX 近端的反射也无所谓了?  

2. 对于共模信号, 如果采用电流模的driver ,由于有共模反馈电路的存在,共模的阻抗,在低频的时候是可以做的比较低的。 但是协议好像也没有规定,共模阻抗要多低, 要覆盖多少频率范围。 这个各位是怎么看的?


欢迎 讨论交流!
回复 支持 反对

使用道具 举报

发表于 2025-11-6 11:28:08 | 显示全部楼层
不管是电流型的还是电压型或者混合型的,阻抗都是一样的要求,电流是高阻,但是tx端要么芯片上要么pcb上会接电阻的。阻抗最好是各处都相同减少反射。
回复 支持 反对

使用道具 举报

发表于 2025-11-8 20:21:53 | 显示全部楼层
看你给的这个标准里面给的差分短路电流ISOD达到了12mA,比常规的大一倍以上,建议你做一个恒定电流模结构,内置100Ω电阻就解决了啊。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 用户协议&隐私声明| 版权投诉通道| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-12-10 09:00 , Processed in 0.018028 second(s), 3 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表