在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 290|回复: 6

[求助] PLL在SS工艺角下发生震荡

[复制链接]
发表于 昨天 01:21 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位大佬好,我是一个研一学生,最近在绘制PLL版图的时候遇到了SS工艺角下震荡的问题。简单说一下我的结构,输入输出频率都是10MHz,不采用分频器,差分电荷泵下充放电电流40uA,二阶低通滤波电阻电容分别为2.4k、266p、17.7p,VCO采用128级电流饥饿型反相器链(组里刚需、不能减小级数,因为要从每一级引出信号作为输出信号的延时版本),因此后面还接了六十四选一数据选择器。在前仿的时候一切正常,在画版图时我采用的是8级反相器与buffer、四选一数据选择器为一组,共16组这样来绘制,当我导入16个小模块提取的寄生参数后仿时,就出现了SS工艺角下反相器链控制电压震荡的问题,请问是哪里的问题呢?
在SS工艺角下,Vcont会比正常情况下大,而这时候Kvco是不如较小Vcont时大的,我猜测可能和这里有关。请问要如何增大较大Vcont下的Kvco呢?



发表于 昨天 09:16 | 显示全部楼层
整复杂了,产生多项位可以考虑PI模块;PLL频率振荡有可能是带宽不够,R2太大,CP电流过大,VCO控制电压过高过低等等。。。
发表于 昨天 09:57 | 显示全部楼层
本帖最后由 tanborui123 于 2025-4-18 10:28 编辑

没听说过要多相位的产生方法是用128级反相器级联硬来,而且看你不需要倍频,做成DLL不是更好吗
发表于 昨天 15:29 | 显示全部楼层
mmmmmm
发表于 昨天 16:39 | 显示全部楼层
多相位产生128级,你这线性度肯定不好,每个相位肯定不是均分的,而且这么多有源器件,你噪声肯定不好
 楼主| 发表于 昨天 23:43 | 显示全部楼层


zhanweisu33 发表于 2025-4-18 09:16
整复杂了,产生多项位可以考虑PI模块;PLL频率振荡有可能是带宽不够,R2太大,CP电流过大,VCO控制电压过高 ...


谢谢,请问PI模块是啥

 楼主| 发表于 昨天 23:53 | 显示全部楼层
好的,谢谢各位
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-4-19 13:13 , Processed in 0.020578 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表