在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 135|回复: 2

[求助] DRC 报错求助 LAT.3P

[复制链接]
发表于 昨天 22:50 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
屏幕截图 2025-03-09 224456.png

如图,有这样的报错
以其中一个报错的位置为例,PMOS的衬底NWELL接VDD ,具体如图所示

我看网上说没有给画衬底,或者给衬底电位,但我不是画了nwell了吗?
另外我有这么多pmos,为什么只有一块的左下角那一个报错
有没有大佬能说一下 这个报错的具体含义,以及解决办法,谢谢


屏幕截图 2025-03-09 224615.png 屏幕截图 2025-03-09 224711.png 屏幕截图 2025-03-09 224722.png

发表于 4 小时前 | 显示全部楼层
只有一块的左下角那一个报错:layout只报错一个地方,实际可能不止这里
给PMOS围N环,接电源,选择NWELL层,用R画矩形,PMOS是做在N阱中的,N阱是一整片实心的
发表于 4 小时前 | 显示全部楼层
没有pick up
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-3-10 13:12 , Processed in 0.016391 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表