在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4216|回复: 6

关于DLL\PLL

[复制链接]
发表于 2003-10-3 16:25:34 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
用VHDL实现数字锁相环,好象不会综合出什么特别的东西.为什么不能用CPLD实现.
发表于 2003-10-6 21:52:01 | 显示全部楼层

关于DLL\PLL

好象有的不明白你说的话啊,PLL/DLL只是算法而已,实现也是用DFF、Counter这些完成啊。如果说有什么特殊的话,一般可能设计FIFO处理,这个也是可以用CPLD/FPGA实现啊,只是为了有效使用器件资源,可能需要一些较特殊的写法,这个Datasheet上可以找到。PLL起始只是要求组织好算法而已。DPLL一般会用小数分频实现,这个也是不困难的啊。
草草几句,贻笑大方了。
发表于 2010-1-14 01:11:50 | 显示全部楼层
ddddddddddddddddd
发表于 2010-1-16 21:12:23 | 显示全部楼层
学习了
发表于 2010-1-16 22:45:32 | 显示全部楼层
顶,PLL本质上是一个控制系统。可以模拟、数字,甚至软件。
不过DLL(digital lock loop)确是可以很简单实现,算不上控制系统。
发表于 2010-1-25 15:28:52 | 显示全部楼层
pll数字锁相环,分频倍频用的,比你编的程序好多了
发表于 2013-9-25 19:28:27 | 显示全部楼层
回复 5# 阿基里奥斯


   您好,想请教您下:DLL的滤波电容是不是比PLL的滤波电容要大很多?因为我看了一个DLL的文章说如果要降低抖动,电荷泵的充放电要小,而滤波电容要很大(看一篇文章是95pf)?而DLL中的三个抖动,周期到周期的抖动,RMS抖动,pk-pk抖动这三个用spectre如何仿真?怎么看结果?谢谢了。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 20:22 , Processed in 0.021145 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表