在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 273|回复: 4

[求助] DCDC_PowerStage电路分析求解

[复制链接]
发表于 2025-1-17 16:33:52 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 pochemuchka 于 2025-1-17 17:06 编辑

请问图片里红色圈圈划出来的电阻以及MOS管的作用是什么呀


问题概要:

前面是两个个Source Follower为LS Driver和BOOT_REG供电,boot_reg给HS Driver供电。问题主要是两个:
1. Source follower为什么要加一个电阻反馈,而且看起来是个正反馈;根据sansen书上对源随的分析,gate处电容越大SF越稳定,这个电阻反而削弱了电容的作用(两个电容可以近似为串联,容值还减半了)
2. Boot_REG处的自举电容为什么在non_overlap处添加一个电流泄放路径给电容放电,仿真时这个电容并不会产生电荷积累,是因为考虑噪声导致电荷积累嘛?

目前在优化祖传电路,希望有大佬能指点一下!!!万分感谢!!!

PVCC.jpg
 楼主| 发表于 2025-1-17 16:56:32 | 显示全部楼层
本帖最后由 pochemuchka 于 2025-1-17 17:02 编辑

前面是两个个Source Follower为LS Driver和BOOT_REG供电,boot_reg给HS Driver供电。问题主要是两个:
1. Source follower为什么要加一个电阻反馈,而且看起来是个正反馈;根据sansen书上对源随的分析,gate处电容越大SF越稳定,这个电阻反而削弱了电容的作用(两个电容可以近似为串联,容值还减半了)
2. Boot_REG处的自举电容为什么在non_overlap处添加一个电流泄放路径给电容放电,仿真时这个电容并不会产生电荷积累,是因为考虑噪声导致电荷积累嘛?

目前在优化祖传电路,希望有大佬能指点一下!!!万分感谢!!!
 楼主| 发表于 2025-1-17 17:04:13 | 显示全部楼层
自己顶一顶
发表于 2025-1-17 17:54:31 | 显示全部楼层
ANS:
1.我认为是增强响应速度,VCC_pump变化时,电容分压直接响应,电容与MOS源端的电阻可能是用于限流,也可从RC的角度来看,认为是适当降低变化速度。。
2.个人认为是用于消除时钟馈通用的。

 楼主| 发表于 2025-1-17 19:21:39 | 显示全部楼层


清风蓝云KUANG 发表于 2025-1-17 17:54
ANS:
1.我认为是增强响应速度,VCC_pump变化时,电容分压直接响应,电容与MOS源端的电阻可能是用于限流, ...


感谢回复!

1. VCC_PUMP在正常工作时是稳定的(通过反馈稳压)。如果是为了快速响应对RC滤波进行调整不是效果更好吗,电容分压再进过一个电阻产生的电流对输出的前馈实在有限(仿真里也能体现出来:跑瞬态时,电阻流过的电流很小)。是不是应该得从load regulation进行考虑呀(不过我仿真时也没看出太多差别)?

2. 时钟馈通可以认为是寄生电容电荷重分配,上升沿和下降沿的应该是可以抵消掉,我去掉这个泄放电流的MOS管后再仿真,电容没有发生电荷积累(我认为时钟馈通的影响仿真器应该还是能正确体现的)。请问是因为仿真无法精确地仿出电荷积累效应(比如噪声,沟道电荷注入等其他原因导致的)嘛?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-31 09:39 , Processed in 0.020637 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表