在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 155|回复: 3

[求助] SRAM单元使用的mos模型疑问

[复制链接]
发表于 2025-1-14 21:27:38 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x

用28nm库:
1. Memory Compiler 生成 SRAM,查看其 SPICE 网表,发现6T CELL 使用的Mos模型是nchpg_sr和pch_pusr,即如下内容:



************************************************************************
* LIBRARY NAME: N28LP_SP_LEAFCELLS
* CELL NAME:    MCB_TKWL_ISO
* VIEW NAME:    SCHEMATIC
************************************************************************
.SUBCKT S1L2LVTBMWBASOC800W20_MCB_TKWL_ISO BL BLB VDDAI VDDI VSSI WLL WLR
*.PININFO BL:B BLB:B VDDAI:B VDDI:B VSSI:B WLL:B WLR:B
MNCHPG1 BLB WLR VSSI VSSI nchpg_sr L=35N W=65N M=1
MNCHPG0 NET060 WLL BL VSSI nchpg_sr L=35N W=65N M=1
MNCHPD1 VSSI NET060 VSSI VSSI nchpd_sr L=35N W=95N M=1
MNCHPD0 VSSI VSSI NET060 VSSI nchpd_sr L=35N W=95N M=1
MPCHPU1 VSSI NET060 P_FLOAT VDDI pchpu_sr L=35N W=40N M=1
MPCHPU0 VDDAI VSSI NET060 VDDI pchpu_sr L=35N W=40N M=1
.ENDS


2. 但是在 PDK 里面却没有找到这两个 MOS 模型

                               
登录/注册后可看大图


3. 请问这是怎么一回事呢?这样的SRAM还能用吗?

发表于 7 天前 | 显示全部楼层
sram的bitcell里面,尺寸应该比工艺最小值要小,版图画法也会不符合设计规则,所以单独弄个模型
发表于 7 天前 | 显示全部楼层
sram cell 有些 pull_up , special model



发表于 7 天前 | 显示全部楼层
正常,T家的SRAM MODEL是另外提供的,需要单独申请。U家的就是和普通模型一起,做法不一样。

不过你的问题是,看mc是28LP的,但是PDK是28HPC的,感觉工艺不搭。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-23 07:25 , Processed in 0.032818 second(s), 20 queries , Gzip On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表