在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 62|回复: 1

[求助] PTPX测得的clock_network占比特别大

[复制链接]
发表于 昨天 21:13 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
对一个片上网络设计进行DC综合,使用vcs进行门级仿真得到fsdb文件,再将fsdb文件和综合得到的网表送到PTPX中进行功耗测试,得到的结果显示clock_network的功耗占比达到了99%,而且都是动态短路功耗,DC综合时用到的是理想时钟,求助大佬这是什么原因导致的。
查看反标的情况发现top模块所有的输入输出端口都会报错,如图2。但是内部的所有结点反转率都标上了(感觉反标这个影响应该不大吧),第三张图是我的反标报告。
求助大佬为什么会出现这种clock_network占比非常大的情况?
我的设计中用到了许多reg,反而功耗占比中寄存器的功耗并不大,主要都被clock_network的功耗掩盖了。


                               
登录/注册后可看大图

                               
登录/注册后可看大图




 楼主| 发表于 昨天 21:15 | 显示全部楼层
第三章图放不上去了,反标报告都挺正常的,显示100%都被反标了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-10 10:29 , Processed in 0.022522 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表