在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 178|回复: 0

[原创] AFD中delta sigma adc的参数结构选取

[复制链接]
发表于 2024-11-30 00:52:39 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近做的项目是RFID Tag中传感器AFE的设计。在实际过程中遇到了一些结构选取的问题,通过相关教材并没有得到很好的解答。在此记录整理一下思考过程以及现阶段的问题。

首先要求传感器类型为桥式电阻传感器,且要求体积尽可能小。目前市面上满足的传感器的只有pressure,force以及angle三类。由于这三类都属于analog output,在datasheet中找不到相关的resolution的数据。为了确定ADC的spec,目前方案是按照Nonlinearity来确定输出resolution。例如传感器nonlinearity = 0.1% ,输出数据的resolution也就是10bit(令adc最起码可以检测到测量值与标准值之间的差值)。假如adc的input range和sensor的output range 完全相等,意味对于上述nonlinearity = 0.1%的sensor(10bit output),一个10bit的adc即可满足要求。 但实际情况二者并不吻合,这意味着我们需要前置放大器放大sensor output使adc full scale被利用。或者adc需要增加额外的bits来确保精度。目前没有选取sensor+pga+adc的结构,打算直接使用sensor后接delta sigma adc。sd adc的resolution = 18, 供电电压为1.2V,时钟频率1M Hz,转换能耗为1.2uJ。

首先对比了sd adc的类型,选取了dt型。(根据现有资料的整合,dt型适用于低频信号,ct型适用于高频信号,增量型适用于多通道应用)。

目前未解决问题: 1. 传感器输出数据的resolution能否这样计算,能否通过这种方式确定adc的resolution
                         2. sensor+pga+adc和sensor+sd adc方案各自优缺点
                         2. delta sigma modulator的osr 阶数以及结构应该怎么确定(比如选3阶还是4阶,osr选256还是512,选择single loop还是cascade,选择CIFF还是CIFB。这些问题很难在相关的论文和书籍中找出答案。文献中一般只是给出结构以及原理,没有解释针对不同情况如何选择 )

恳请大家给出见解!!!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-14 05:40 , Processed in 0.013303 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表