在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 330|回复: 3

[讨论] BCD 设计 psub负压设计 zener 问题

[复制链接]
发表于 2024-10-29 06:51:58 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
BCD 设计 psub负压设计 zener 问题
BCD design 都须 gate clamp, 多数 zener diode ,
但很多zener 第三端 psub .  

如果要求 psub 负压,  那 负高压区间内 zener 会不能

assume +/-20v design
psub = -20v
power domain
15~20 , 0~5 , 0~ -5v ,  -15 ~ -20v

need zener in 0~  -20v region




发表于 2024-10-29 08:42:52 | 显示全部楼层
psub 连接wafer的整个沉底 , 是分不开的的
发表于 2024-10-29 09:44:46 | 显示全部楼层
没看懂问题在哪儿。
使用ISO类型的zener,隔离的psub(其实可能应该叫pepi)可以加负压。
 楼主| 发表于 2024-11-2 09:08:53 | 显示全部楼层


acrofoxAgain 发表于 2024-10-29 09:44
没看懂问题在哪儿。
使用ISO类型的zener,隔离的psub(其实可能应该叫pepi)可以加负压。 ...


前面提到 , 多数 bcd zener 第三端都连接psub .  就算是 iso zener  第三端 也 psub .
有些 iso zener 就只是能串接使用 .

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-19 17:39 , Processed in 0.017241 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表