在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 692|回复: 2

[资料] VCCS 补偿电路与避免了需要依靠负载电容来实现的缺点

[复制链接]
发表于 2024-10-24 16:32:02 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
数模混合仿真包含数字电路和模拟电路两种仿真,最顶层整合所有模块的仿真可以是数字也可以是模拟。具体使用哪种环境要看实际的项目,以数字verilog为顶层的好处是,模拟仿真的结果都转换为数字,后续的验证就变得比较简单,毕竟数字的验证方法学比模拟先进很多。有时候数字模块仅仅是一个很专用的模块,很复杂而且规模很大,其它都是以模拟模块为主,这时候也可以用模拟SPICE作为顶层来做数模混合仿真。

CMOS 带隙基准源研究.pdf

3.73 MB, 下载次数: 12 , 下载积分: 资产 -2 信元, 下载支出 2 信元

2

LDO 电路设计.pdf

1 MB, 下载次数: 12 , 下载积分: 资产 -2 信元, 下载支出 2 信元

2

带隙基准电路的研究.pdf

543.25 KB, 下载次数: 10 , 下载积分: 资产 -2 信元, 下载支出 2 信元

2

带隙基准电路的研究_20230814163235.pdf

543.25 KB, 下载次数: 11 , 下载积分: 资产 -2 信元, 下载支出 2 信元

2

发表于 2024-10-24 21:12:33 | 显示全部楼层
Thanks for sharing
发表于 2024-10-24 23:46:06 | 显示全部楼层
Thanks!!!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-14 19:36 , Processed in 0.015733 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表