在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 381|回复: 1

[求助] Bandgap电压基准为何会受电源电压大信号影响?

[复制链接]
发表于 2024-10-24 11:53:47 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x



最近仿一个BGR,VDD在100us内从0上升到VDD,BGR在VDD上升过程中会比静态时候略高一点,而且VDD斜率越大和静态的误差越大,最大的时候甚至达到50mV.

我查看了各个内部节点的波形,发现是放大器两个输入端在VDD上升的时候差值比较大,我感觉可能是环路增益不够了,但是不清楚具体什么原因.

请问这个现象是普遍存在的吗?还是可以通过调整放大器消除这个问题?
图片1.png
发表于 2024-10-24 12:47:54 | 显示全部楼层
电源在变化,相当于小信号,跟你的电路电源抑制比有关吧?插眼学习下
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 01:13 , Processed in 0.014649 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表