在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 735|回复: 13

[求助] 电流镜像设计

[复制链接]
发表于 2024-10-17 15:28:34 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 xq19901211 于 2024-10-17 15:31 编辑

各位大牛,电流镜像设计如图

I1和I3都是50uA,I4是37uA时,I2也是37uA;I4是67.4uA时,I2也是68.7uA
问题是,I4是如何镜像到I2的?怎么做到的?为什么不用一般的电流镜像?


补充I1,I2,I3,I4四路尺寸一样
电流镜设计_XL.png
 楼主| 发表于 2024-10-17 16:49:23 | 显示全部楼层
本帖最后由 xq19901211 于 2024-10-17 20:17 编辑

看上去,这里用差分结构保证两边电流相等,但是不知道这么做的意义在哪

这里的native管子是什么作用?能提高PSR吗?

 楼主| 发表于 2024-10-17 20:29:47 | 显示全部楼层
 楼主| 发表于 2024-10-17 20:30:53 | 显示全部楼层
 楼主| 发表于 2024-10-17 20:33:37 | 显示全部楼层
@semico_ljj
发表于 2024-10-18 08:20:38 | 显示全部楼层
本帖最后由 迷路大脸猫 于 2024-10-18 08:52 编辑

这就是cascode电流镜啊,I2和I4公用一套偏置,看到的源级电压也一样,电流当然也一样。
至于为什么尾电流的栅极加了一个负反馈,目的应该是减少检测I4路径的输入阻抗。
发表于 2024-10-18 08:31:22 | 显示全部楼层
666666
发表于 2024-10-18 08:44:09 | 显示全部楼层
5555555
发表于 2024-10-18 08:56:00 | 显示全部楼层
666666666
发表于 2024-10-18 09:05:02 | 显示全部楼层
555555
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 00:19 , Processed in 0.021416 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表