在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 447|回复: 7

[求助] buck芯片设计遇到了不同的输入电压得到的不是相同的输出电压,不知道要该怎么调?

[复制链接]
发表于 2024-10-2 10:59:13 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
想要设计的是输入为4、5、6V的电压,输出为1V的buck芯片,但是在跑仿真的时候遇到了在这些电压输入输出的不是1V(5V下是960mV,4V输出是600多mV,6V输出一段时间为1.076V),但是在输入电压为5.5V时,电感电流在一段时间内是减小至0的(猜测应该是电感电流倒灌),不知道该如何调整,想请教各位,谢谢!
上面一张是输入为6V,下面是输入为5.5V。整个电路是PWM调制的,有误差放大器、振荡器、比较器、驱动电路、过零检测电路组成,但是不知道是什么问题导致的电感倒灌。


                               
登录/注册后可看大图




                               
登录/注册后可看大图



发表于 2024-10-12 16:39:30 | 显示全部楼层
DN和DP是上下管的驱动电压吗?如果是的话看波形出现了上下管同时导通的情况
 楼主| 发表于 2024-10-13 17:02:51 | 显示全部楼层
嗯嗯是的是的,DN是下管NMOS的驱动信号,DP是上管PMOS的驱动信号,但是PMOS是高电平导通,NMOS是低电平导通,感觉没有同时导通欸。不知道是不是功率级的MOS管尺寸没有选对,还是驱动级有问题,不知道这两级该怎么协调好,请问有什么方法吗?
 楼主| 发表于 2024-10-13 23:12:24 | 显示全部楼层


Ax1n_n 发表于 2024-10-12 16:39
DN和DP是上下管的驱动电压吗?如果是的话看波形出现了上下管同时导通的情况 ...


嗯嗯是的是的,DN是下管NMOS的驱动信号,DP是上管PMOS的驱动信号,但是PMOS是高电平导通,NMOS是低电平导通,感觉没有同时导通欸。不知道是不是功率级的MOS管尺寸没有选对,还是驱动级有问题,不知道这两级该怎么协调好,请问有什么方法吗?

发表于 2024-10-14 14:22:41 | 显示全部楼层


从仿真结果来看DN和DP确实出现了同时导通的情况,对应Vout也出现了巨大的波动。是不是可以试试添加死区时间控制模块来防止上下管同时导通。功率管的调整要考虑更多因素
 楼主| 发表于 2024-10-14 15:19:47 | 显示全部楼层


Ax1n_n 发表于 2024-10-14 14:22
从仿真结果来看DN和DP确实出现了同时导通的情况,对应Vout也出现了巨大的波动。是不是可以试试添加死区时 ...


我在这个电路里有加上驱动电路,有设置死区时间,但是不知道为什么会出现DP、DN同时导通的情况,是因为死区时间设置得太短了?可以再详细讲讲功率级要考虑的因素和功率级与驱动级之间的联系吗?
发表于 2024-10-15 08:37:07 | 显示全部楼层


tanq28 发表于 2024-10-14 15:19
我在这个电路里有加上驱动电路,有设置死区时间,但是不知道为什么会出现DP、DN同时导通的情况,是因为死 ...


延长一点死区时间试试把,不行再去改上管驱动。功率管具体我也不是很清楚,和版图面积、工艺等因素相关
 楼主| 发表于 2024-10-18 20:59:23 | 显示全部楼层


Ax1n_n 发表于 2024-10-15 08:37
延长一点死区时间试试把,不行再去改上管驱动。功率管具体我也不是很清楚,和版图面积、工艺等因素相关
...


嗯嗯好的好的,谢谢!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 16:52 , Processed in 0.039253 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表