在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 346|回复: 3

[求助] 请问电容器件阻抗幅频图为什么会出现下陷?

[复制链接]
发表于 2024-8-7 01:25:23 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 红红的西瓜 于 2024-8-7 01:26 编辑

针对常规LDO片外电容的ESR参数,我去看了一些电容器件的datasheet,发现电容的端口幅度频率特性都会在高频出现下凹的情况,按我的理解应该是出现了共轭极点。如图是村田一个电容型号的阻抗频率特性曲线,请问大家为什么会出现这个下凹呢?如果电容模型是理想电容和固定值ESR串联,那么在高频处不应该是平滑的折线吗?
截图.png
发表于 2024-8-7 07:57:24 | 显示全部楼层
低頻呈現電容性,高頻呈現電感性
发表于 2024-8-7 07:58:53 | 显示全部楼层
 楼主| 发表于 2024-8-7 10:56:41 | 显示全部楼层


ethanchung 发表于 2024-8-7 07:58
https://article.murata.com/zh-cn/article/impedance-esr-frequency-characteristics-in-capacitors


看来这种特性是部分类型电容固有的,模型里还有ESL,学习了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 16:38 , Processed in 0.021886 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表