本帖最后由 valarism 于 2024-5-13 16:44 编辑
在DC/DC 全桥结构中, 理想过程: 在第一次上电中,M1由于控制信号由于VBST1未充电,未打开。 M4打开,将B点电位拉低至0,此时自举电容C2被充电,VBST2电位上升至VCC 在下一个loop中,M2,M3打开,A点拉低至0,自举电容电容C1被充电。 。。。以此往复,正常工作
仿真过程出现问题: A点B点信号出现振荡,在第一次上电中,M4打开,C2处于到导通状态,不能储存电荷。导致B点电压基本拉高至VCC。 在下一个loop中A点电位拉高至VCC,自举电容不能充电,整个系统一直不能工作,以此往复
请问各位大佬指明个方向,在DC/DC全桥结构仿真过程中,为什么会出现振荡?有哪些可能的原因或者方向可以解决?
PS:补充猜测 在VDD上电过程中,对地回路VDD-M1-M3—GND,和VDD-M2-M4—GND. M1-4抗压分压,使得A点B点的电压为1/2 VDD, 在M4突然打开时,B点电位理想中拉低至0V,电感两端电压突变,可能是这个原因引起了振荡
|