在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 1580|回复: 7

[求助] 请问有前辈写过控制开关阵列的模块吗

[复制链接]
发表于 2024-1-24 13:30:07 | 显示全部楼层 |阅读模式
悬赏100资产未解决
小白现在有个256个开关,需要依次控制他们打开,感觉要用verilogA去写,不知道有前辈做过这个吗,小白没学过verilogA

发表于 2024-1-24 16:53:38 | 显示全部楼层
拿verilog做个译码器也可以
回复

使用道具 举报

 楼主| 发表于 2024-1-24 19:50:21 | 显示全部楼层


   
雄叠窘状 发表于 2024-1-24 16:53
拿verilog做个译码器也可以


前辈,大概是这样的
QQ图片20240124194958.jpg
回复

使用道具 举报

 楼主| 发表于 2024-1-24 19:59:11 | 显示全部楼层


   
雄叠窘状 发表于 2024-1-24 16:53
拿verilog做个译码器也可以


嗯,感觉可以写个8位译码器,但是没学过verilog
回复

使用道具 举报

发表于 2024-1-24 21:07:17 | 显示全部楼层


   
swucc2023 发表于 2024-1-24 19:59
嗯,感觉可以写个8位译码器,但是没学过verilog


百度一下,蛮多的,只是写了verilog之后 得用AMS仿真 配置点东西
回复

使用道具 举报

发表于 2024-1-24 21:11:08 | 显示全部楼层
看上去都不太需要写,只用一个vpulse,做延时就可以了。
回复

使用道具 举报

 楼主| 发表于 2024-1-25 11:40:14 | 显示全部楼层


   
YZX408 发表于 2024-1-24 21:11
看上去都不太需要写,只用一个vpulse,做延时就可以了。


用了analoglib库里面的delay单元但是我输入只给了一个脉冲,经过延时变成多个脉冲了
1.25.png
1.251.png
回复

使用道具 举报

发表于 2024-1-25 23:07:24 | 显示全部楼层


   
swucc2023 发表于 2024-1-25 11:40
用了analoglib库里面的delay单元但是我输入只给了一个脉冲,经过延时变成多个脉冲了
...


都出现负电压了,应该没设置对。用vpwl,只编辑产生一个脉冲
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-8-23 11:41 , Processed in 0.017216 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表