在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 1462|回复: 6

[求助] 求关于振荡器的论文,如何降低振荡器的相位噪声

[复制链接]
发表于 2023-12-22 17:07:13 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
求关于振荡器的论文,如何降低振荡器的相位噪声
 楼主| 发表于 2023-12-22 17:08:47 | 显示全部楼层
现在振荡器的相位噪声严重影响了离散时间sigma delta ADC的信噪比,要如何解决
回复 支持 反对

使用道具 举报

发表于 2023-12-22 17:30:40 | 显示全部楼层
这怎么可能?
你的时钟频率多高?
回复 支持 反对

使用道具 举报

 楼主| 发表于 2023-12-25 10:56:50 | 显示全部楼层


   
castrader 发表于 2023-12-22 17:30
这怎么可能?
你的时钟频率多高?


20MHz
回复 支持 反对

使用道具 举报

发表于 2023-12-25 11:15:42 | 显示全部楼层
一般来说,DT SDM受时钟jitter影响极低。除非你的non-overlap时钟做的有问题;或者是时钟驱动能力不足;或者是时钟频率较高,OP建立时间不够充分。从20MHz系统时钟来看,第3点的可能性最高。除了这3点,想不出时钟还能影响什么了。
回复 支持 反对

使用道具 举报

发表于 2023-12-25 11:35:54 | 显示全部楼层
振荡器噪声多大,不同输入频率的ADC信噪比多少?0输入时ADC噪声多大?
回复 支持 反对

使用道具 举报

 楼主| 发表于 2023-12-25 13:25:01 | 显示全部楼层


   
castrader 发表于 2023-12-25 11:15
一般来说,DT SDM受时钟jitter影响极低。除非你的non-overlap时钟做的有问题;或者是时钟驱动能力不足;或 ...


我觉得主要是开关电容积分器的采样电容容易受到jitter的影响,导致采样信号不准确
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-8-19 06:09 , Processed in 0.014801 second(s), 3 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表