在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: Best_cabbage

[求助] SAR ADC中的电容阵列仿真

[复制链接]
 楼主| 发表于 2023-8-24 15:53:09 | 显示全部楼层


Cx_1221 发表于 2023-8-21 17:20
先按上面的设置设置好,我这个是9bit的DAC,所以DAC的输入理论上是从0~511,按照实际DAC选择

使用calculat ...


谢谢,我仿真验证一下
发表于 2023-8-25 10:04:34 | 显示全部楼层
如果只是想看DAC中电容阵列的失配,带来的INL/DNL影响的话,我这边是在matlab上搞的,但是需要先查询foundry提供的design文件,里面给出了电容面积和mismatch的对应关系,再把mismatch带入matlab产生电容阵列
发表于 2023-9-6 17:12:12 | 显示全部楼层


hzj8671 发表于 2023-8-25 10:04
如果只是想看DAC中电容阵列的失配,带来的INL/DNL影响的话,我这边是在matlab上搞的,但是需要先查询foundr ...


那需要DAC的spectre仿真数据吗
发表于 2023-10-13 13:38:39 | 显示全部楼层
楼主,请问跑电容DAC的DC仿真的话,输出都是0啊,输出得输入有瞬态变化才会变化吧,求大佬解答
发表于 2023-10-15 15:49:49 | 显示全部楼层
Mark。。。。。
发表于 2023-12-27 10:37:47 | 显示全部楼层


你好,我想问一下,我尝试了您的方法,但是遇到了这样的问题,就是进行DC仿真的话,CDAC的电压不会改变(tran仿真时可以),请问您是否遇到了这个问题,怎样解决的?
发表于 2023-12-28 09:52:42 | 显示全部楼层
学习一下
发表于 2024-4-16 11:42:53 来自手机 | 显示全部楼层
多谢
发表于 2024-7-8 20:24:44 | 显示全部楼层
mark
发表于 2024-7-19 09:29:05 | 显示全部楼层


major948 发表于 2023-6-8 12:20
验证INL和DNL就是看你每个码的码宽嘛,比如说你先给个000,输出是V1,然后给个001,输出是V2,从000到001 ...


你好我想请教下,一个9bit sar ad怎么仿真dnl inl?网上总说码密度法,无论斜坡输入还是正弦输入采样点都太多了仿不了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-24 14:01 , Processed in 0.030640 second(s), 15 queries , Gzip On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表