在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2510|回复: 14

[求助] 求助18bit SAR ADC 采样的精度上不去

[复制链接]
发表于 2023-4-24 18:44:17 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x


由于量化噪声限制,单位电容做的比较大,1.63pF,最大电容80个单位,为满足建立时间,因此大电容的地方开关尺寸比较大,开始想的是开关尺寸太大,导致寄生电容太大,但是后面换了小电容就20fF,开关小尺寸,发现采样精度也只有14bit,提升不是很明显,用理想开关的话,就能采到16.5bit去,想问下大佬们,会有哪些原因让采样精度上不去,还是SAR采样的极限就这么多了
下载.png
 楼主| 发表于 2023-4-24 18:48:25 | 显示全部楼层
由于采样精度限制,最后出来的ENOB也就是12.8bit,不过很神奇的时,在用小电容时,采出来14bit,但是最后DAC出来的结果有16bit
发表于 2023-4-25 09:46:38 | 显示全部楼层
你这个DFT设置有问题吧,没给signal bin没给peak。如果是大佬有自己的理解当我没说。如果是新手的话用help看一下频谱各个参数的意思。
发表于 2023-4-25 11:19:53 | 显示全部楼层
用的啥工艺,20fF的mismatch是多少呢,还有就是一般开关的寄生电容也就是fF级别。
光看tran速度是够的啊,18bit速度是多少呢,一般sar什么都不加也就做到12位
发表于 2023-4-25 15:25:44 | 显示全部楼层
增加采样时间有帮助嘛
发表于 2023-4-25 15:27:42 | 显示全部楼层
可以尝试减小开关管尺寸,增加采样时间看看
 楼主| 发表于 2023-4-25 16:11:15 | 显示全部楼层


njz 发表于 2023-4-25 15:27
可以尝试减小开关管尺寸,增加采样时间看看


我试过,尺寸减小了,建立时间不够,采样时间128个点,应该是够得
 楼主| 发表于 2023-4-25 16:17:26 | 显示全部楼层


Nagisama123 发表于 2023-4-25 11:19
用的啥工艺,20fF的mismatch是多少呢,还有就是一般开关的寄生电容也就是fF级别。
光看tran速度是够的啊,1 ...


tran仿真应该是不考虑mismatch的,寄生会考虑,之前我认为是开关尺寸太大,导致寄生太大,后面发现其实影响很小
 楼主| 发表于 2023-4-25 16:23:23 | 显示全部楼层


15111293203 发表于 2023-4-25 09:46
你这个DFT设置有问题吧,没给signal bin没给peak。如果是大佬有自己的理解当我没说。如果是新手的话用help ...


这个signal bin应该不用管,只有一根信号,它应该会自己计算,那个peak我就不太知道了,但是应该是不用设置,看师兄仿真也不管这个,只需要设置采样时间和采样点数
 楼主| 发表于 2023-4-25 16:28:49 | 显示全部楼层
大佬们,谢谢回答,我刚刚把采样电路拎出来,看发现是没有跑高精度的问题,为了省时间就跑的中等精度,现在有16位的采样精度,17的ENOB了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-21 23:30 , Processed in 0.030298 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表