在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: 海绵

[讨论] FVF 结构 LDO用于什么场景?

[复制链接]
发表于 2023-9-16 11:33:11 | 显示全部楼层


海绵 发表于 2023-2-25 13:11
你好,感谢回复

还有几点麻烦再解释一下:


(1)LDO不应该单纯看带宽,即使是小信号,小信号建立应看全频带内的输出阻抗。比如负载为大电容的LDO,其带宽远小于MHz,但响应特性很好。
所有driver中,source follower响应速度最快,因输出阻抗最低,FVF算是加强版的source flower,相比普通的replica source follower,多了一个反馈环路,可以source和sink电流。
      

(2)需要加电容,因FVF对更高频的小信号电流还是无能为力。


发表于 2023-11-21 09:34:18 | 显示全部楼层
你好呀,这个FVF结构,可以提供一下原论文吗
发表于 2023-11-27 16:06:16 | 显示全部楼层
楼主可以贴一下原文吗,感谢
发表于 2024-2-5 20:02:41 | 显示全部楼层
本帖最后由 ericking0 于 2024-2-5 20:13 编辑

如果电源margin足够,内部电源的最靠谱的做法是nmos的source follower;
我理解的FVF就是用那个那个快反馈环路在一定带宽里面模拟了source follower;
所以叫FVF;
环路只要做的足够快,就可以在很宽的带宽内做到较低的阻抗;

我觉得这玩意儿最大的优点在于简单,带不动大电容,很适合做成各个模块分别供电,比如大点的SOC里面的power gating之类的;
如果电容负载比较大,为了补偿稳定,在输出管GATE挂电容,把带宽压下去了,或者用比较负载的补偿方式,我觉得有点得不偿失了;
话说最后你的这个结构做成咋样了啊?




发表于 2024-5-6 17:31:52 | 显示全部楼层
瞅瞅,这个LDO得看看, 比如PLL的电流跳变一直在拽拉电流,LDO如果相应不过来就会对PLL产生DJ
发表于 2024-5-26 14:44:58 | 显示全部楼层


ww1573428537 发表于 2023-2-24 09:58
之前做过给PLL供电的FVF LDO,实际使用输出没加电容。可以通过功率管的栅极进行补偿,挂个R+C串联结构试 ...


你好,FVF给PLL做LDO,是不是大的R+C补偿同时也兼顾滤波特性,可以极大地降低噪声?
发表于 2024-5-27 14:44:13 | 显示全部楼层
这FVF输出电压可以配置调整吗,这么看只能去调VBG了
发表于 2024-5-31 16:43:11 | 显示全部楼层


海绵 发表于 2023-2-24 10:29
感谢!

Q1: 如果输出不挂CAP,请问下under shoot 怎么考量?不要电容的话,瞬态电流引起的ripple似乎影 ...


楼主 稳定性这个问题解决了吗 对这个稳定性我也有问题和头疼
发表于 2024-7-10 14:39:39 | 显示全部楼层


海绵 发表于 2023-3-8 10:16
是这种结构吗?


楼主发一下图的原文吧
发表于 2024-10-11 19:19:00 | 显示全部楼层
看看,学习了。FVF
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-3 16:26 , Processed in 0.022814 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表